×

Cortex-M3内核的ARM处理器的应用资料说明

消耗积分:1 | 格式:pdf | 大小:1.39 MB | 2020-09-24

如梦之梦1

分享资料个

  这份应用文档介绍了 Cortex3内核的ARM处理器的主要性能特点,及其相关的开发工具。这份应用文档还介绍了现有的ARM工程如何移植到 Cortex-M3内核的ARM处理器上Cortex-3内核的ARM处理器是一款高性能、低成本,以及其低功耗的32位精简指令处理器。这种内核的处理器仅仅支持 Thumb-2指令,不支持ARM指令系统。Cortex-M3内核是基于ARMv7M架构设计的,是一种高性能ARMv7架构的三种内核之一;这种内核也有低的中断响应时间和划分硬件的特性。 Cortex-M3内核也是CPU的内核,这种内核包括很多外设(一个嵌套向量中断控制器、一个可选择的存储器保护单元、定时器、调试端口、一个可选择的嵌入跟踪宏单元)。 Cortex-M3内核的存储器内存映射是固定的。1.1嵌套向量中断控制器(NVIC)这一标准依赖于半导体厂商的落实执行,嵌套向量中断控制器支持多达240个外部中断、这些多达256个不同的中断优先级来区分不同的中断。嵌套向量中断控制器支持电平触发和脉冲触发。当处理器响应中断吋由硬件自动保存处理器状态;当处理器退出中断时复位处理器状态。嵌套冋量中断控制器还支持中断嵌Cortex-N3内核不同以前的ARM内核,通过嵌套向量控制器得到一张向量表这张 Cortex-M3的向量表包含异常处理和中断服务程序的地址,和其它大多数ARM核不同是非指令的。最初的堆栈指针和复位的地址必须分别为0x0和0x4;这些值在处理器复位时装入合适的处理器的寄存器

  1.2存储器保护单元(MPU)这个存储器保护单元是 Cortex-M3内核可选择的外设。如果内核集成了存储器保护单元;这个外设提供一个强制的存储器保护区,以及在这个区域的存取规则。这个存储器保护单元支持多达八个不同的区域,并且每个区域又分成八个大小相同的子区域

  1.3调试端口(DAP)调试端口使用AHB-AP总线接口连接处理器和其他外设。这种内核支持两种不同的调试接口分别是JTAG调试接口(SWJ-DP)和两线串行调试接口(SW-DP)。你使用这两种接口的任意一种就可以调试 Cortex-M3内核的处理器,这些依赖于半导体厂商的落实执行。

  1.4存储器映射不同于以前的ARM内核, Cortex-M3内核的器件的存储器映射是固定的。这特性,在基于 Cortex-M3内核的处理器不同的系统中用户很容易地使用软件的接口。这些地址空间分成很多不同的段,如图片1和表2所示。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !