浅谈运放电路的输入偏置电流Ib和输入失调电流Ios

电子说

1.2w人已加入

描述

模型图

众所周知,理想运放是没有输入偏置电流Ib和输入失调电流Ios 的。但每一颗实际运放都会有输入偏置电流Ib和输入失调电流Ios 。我们可以用下图 1 中的模型来说明它们的定义。

晶体管

图 1 模型图

定义

由于运放两个输入极都有漏电流的存在。我们可以理解为,理想运放的各个输入端都串联进了一个电流源,正相输入端表示为:Ib+,反向输入端定义为:Ib-。这两个电流源的电流值一般为不相同。也就是说,实际的运入,会有电流流入或流出运放的输入端的(与理想运放的虚断不太一样)。 那么 输入偏置电流Ib就定义这两个电流的平均值,这个很好理解。

输入失调电流Ios,就定义为两个电流的差。

产生的来源

说完定义,下面我们要深究一下这个电流的来源。那我们就要看一下运入的输入级了,运放的输入级一般采用差分输入。采用的晶体管,要么是双极型晶体管BJT,要么是场效应管FET。

如下图 2 所示,对于BJT,要使其工作在线性区,就要给基极提供偏置电压,或者说要有比较大的基极电流,也就是常说的,三极管是电流控制器件。那么其偏置电流就来源于输入级的三极管的基极电流,由于工艺上很难做到两个管子的完全匹配,所以这两个管子Q1和Q2的基极电流总是有这么点差别,也就是输入的失调电流。BJT型输入的运放这两个值还是比较大的,进行电路设计时,不得不考虑。而对于FET输入的运放,由于其是电压控制电流器件,可以说它的栅极电流是很小很小的,一般会在fA级。

但是,它的每个输入引脚都有一对ESD保护二极管。这两个二极管都是有漏电流的,这个漏电流一般会比FET的栅极电流大的多,这也成为了FET输入运放的偏置电流的来源。当然,这两对ESD保护二极管也不可能完全一致,因此也就有了不同的漏电流,漏电流之差也就构成了输入失调电流的主要成份。

晶体管

图 2 运放输入级结构 使用注意点:

输入偏置电流会流过外面的电阻网络,从而转化成运放的失调电压,再经运放后就到了运入的输出端,造成了运放的输入误差。这也就说明了,在反向放大电路中,为什么要在运放的同相输入端连一个电阻再接地的原因。并且这个电阻要等于反向输入端的电阻和反馈电阻并联后的值。这就是为了使两个输入端偏置电流流过电阻时,形成的电压值相等,从而使它们引入的失调电压为0。

再有一点,对于微小电流检测的电路,一般为跨阻放大电路,如光电二极管的探测电路,一般有用光信号都比较微弱转化的光电源信号更微弱,常常为nA级甚于pA级。这个电路的本意是想让光电流向反馈电阻流动从而在放大电路输出端产生出电压。如果选用的运放的输入偏置电流过大,刚这个微弱的光电流会有一部分流入到运放的输入端,而达不到预设的I/V线性转化。

还需要注意的一点,许多运放的输入失调电流会随着温度的变化而变化,如果设计的系统是在很宽的温度范围内工作,这一因素不得不考虑。
编辑:hfy

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
评论(0)
发评论
jf_48924346 2022-08-08
0 回复 举报
很不错 收起回复

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分