国微思尔芯推出VU19P原型验证系统

电子说

1.2w人已加入

描述

国微思尔芯推出VU19P原型验证系统,加速十亿门级芯片设计

新分割引擎显著提升性能和效率

· 模块化、可扩展的单、双、四核VU19P原型系统,单系统支持高达1亿9600万门ASIC设计

· 增强的分割引擎,加速超大规模设计验证,提升设计性能

· 完整的原型验证解决方案包括多FPGA深度调试,系统级协同建模及 90 多种应用接口子板库

2020年10月22日,国微思尔芯,一站式EDA验证解决方案专家,正式推出面向超大规模SoC原型市场的ProdigyTM S7-19P原型验证系统。 S7-19P提供单、双、四核Xilinx UltraScale+ VU19P FPGA配置,搭配同时发布的Player Pro编译软件可以轻松满足如5G、数据中心、AI/ML和自动驾驶等大规模SoC设计中不断增加的复杂性和性能等验证需求。

Virtex UltraScale+ VU19P是赛灵思密度最高的FPGA,是ASIC和SOC原型验证的最佳选择。采用台积电16nm制程的VU19P,设计规模比上一代广受欢迎的20nm制程Virtex UltraScale 440大1.6倍,速度快30%。四核Prodigy S7-19PQ提供:

· 高达196M等效ASIC门的逻辑规模

· 5,288高性能I/Os用于外设扩展和多系统互连

· 176路高速收发器,运行速率高达 16Gbps

· 8个板载 DDR4 SO-DIMM 卡插槽,每个支持最高 72 位 16GB 的 DDR4

自动化的设计分割软件和高密度原型验证硬件在验证超大模型设计时是密不可分。国微思尔芯发布新版本Player Pro编译软件强化以下功能:

· 更快的分割引擎支持十亿门等级设计

· 增强Pin-Multiplexing模块使系统性能提高50%

· 灵活支持多Pin-Multiplexing比率

· 通过优化的Black-Box技术节省多达70%的时间

· 全自动TCL脚本支持

多套 Prodigy S7-VU19P 逻辑系统可轻松地互连,配上Player Pro软件增强的设计分割功能,可提供高效的原型验证解决方案,以实现更大容量的设计。连同Prodigy™ 的其他工具如Prodigy™ MDM 和 Prodigy™ ProtoBridge 等,均能无缝对接,提供强大深度调试、协同建模以及实时管理与控制能力。

国微思尔芯首席执行官林俊雄表示:“我们一直在与客户密切合作以提供满足其未来原型验证需求的解决方案。通过持续的投资和技术创新,不断为我们的客户带来更高效率和更具价值的产品。我很高兴Prodigy S7-19P原型系统和Player Pro软件的面世,期待来自国微思尔芯更多令人瞩目的新品发布,帮助软件开发与系统验证人员提高生产力,加速产品上市。”

责任编辑:haq

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分