×

数字电路的电平标准详细分析

消耗积分:0 | 格式:rar | 大小:1.06 MB | 2021-01-08

分享资料个

  在通信系统中,各种协议和接口经常让刚接触不久的同学迷糊半天。不同领域涉及的通讯类型和应用设计又有一定的差异,因此有必要尽可能详细的做一下相关知识点的梳理和总结。

  关于电平标准的由来:

  在以高(1)和低(0)为格式的数字通信过程中必然要涉及到高和低对应的模拟电压值,而这个值的确定是有原因和历史的。具体而言就是和半导体器件的发展有关,例如TTL即Transistor-Transistor Logic (晶体管-晶体管逻辑集成电路),这是因为半导体器件中最先发明的是双极型晶体管。而后由于MOS,CMOS工艺的发展给电路的供电需求带来新的改变而导致输出数字电平标准的变化。

  一、TTL和CMOS电平介绍

  TTL电路只能在5V或以下工作,VCC=5V时。

  TTL 输出:VOH》2.4V,VOL《0.4V。

  输入:VIH》2.0V,VIL《0.8V。

  CMOS电路的工作电压范围更宽,可达到12V,VCC=5V时。

  CMOS输出:VOH》4.99V,VOL《0.01V。

  输入:VIH》3.5V,VIL《1.5V。

  可以看出TTL电平的噪声容限为0.4V,CMOS的噪声容限为1.5V。

  TTL和CMOS门电路结构:

  如图TTL门结构,输出级采用推挽式输出结构,T4为射极跟随的形式,输出电阻小,带负载能力强。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !