×

国民技术N32G43X系列硬件设计指南

消耗积分:0 | 格式:rar | 大小:0.68 MB | 2022-11-07

elecfans小能手

分享资料个

1. N32G43X/N32L40X/ N32L43X 系列 MCU 硬件设计检查列表
1.1 电源供电简介
N32G43X/N32L40X/ N32L43X 系列芯片工作电压(VDD)为 1.8V~3.6V。主要有:VDD、VDDA 引
脚。具体请参考相关数据手册。
1.2 供电方案
VDD 为 MCU 主电源,必须由稳定的外部电源供电。电压范围 1.8V~3.6V,所有 VDD 引脚都需就近放
置一颗 0.1uF 去耦电容,其中一个 VDD 管脚还需增加一颗 4.7uF 去耦电容。去耦电容具体设计请参考
第三章节各封装最小系统参考设计原理图.
VDDA 为模拟电源,为 ADC、DAC、OPAMP、COMP 提供供电。VDDA 输入管脚建议放置一个 0.1uF
和一个 1uF 的电容。
1.3 外部引脚复位电路
当NRST引脚上出现低电平(外部复位) 将产生系统复位。外部NRST引脚复位参考电路如下。
外部复位电路
0.1uF
NRST
VDD
RPU
内部复位
滤波器
图 1-1 系统复位图
注:复位引脚NRST在设计时不能悬空,外挂电容0.1uF作为典型参考值给出,若需加快复位时间,NRST
引脚可外加上拉,上拉电阻典型值10K,另外用户可根据产品实际需要决定是否增加复位按键。
1.4 外部时钟电路
N32G43X/N32L40X/ N32L43X 系列 MCU 包含 2 个外部时钟:外部高速时钟 HSE(4MHz~32MHz)和
外部低速时钟 LSE(通常使用 32.768KHz)。
HSE 和 LSE 根据晶振特性配置相应的负载电容,详细请参考相关数据手册中外部时钟特性描述。
在使用 LSE 时,相邻的 IO 管脚(PC13 和 PD14)不能有 GPIO 翻转电平信号,邻近管脚参考图 1-2。
翻转的电平信号会导致 LSE 工作不稳定。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !