PCB防静电设计的必要性

描述

在干燥的环境下,人体静电(ESD)的电压很容易超过6~35Kv,当用手触摸电子设备、PCB或PCB上的元器件时,会因为瞬间的静电放电,而使元器件或设备受到干扰,甚至损坏设备或PCB上的元器件。

下图大致列举了一下不同行为产生的静电电压大小:

元器件

静电是如何产生的

静电是一种电能,它存在于物体表面,是正负电荷在局部失衡时,产生的一种现象,如摩擦起电就是一种静电放电现象。

静电的问题一直困扰着许多电子产品,其放电电流产生的电磁场,通过电容耦合、电感耦合或空间辐射耦合等途径,对电路造成了严重干扰,所以我们在PCB设计初期,就必须考虑到静电的防护问题。

下图是关于静电产生的示意图:

元器件

PCB如何设计防静电

PCB布局的原则,一般尽可能将静电保护器件靠近输入端或者连接器,静电保护器件与被保护线之间的线路距离,应该设计得尽量短一些。

对于PCB设计来说,在容易发生静电放电的边缘,设置一定的隔离距离非常重要,对于机架类产品,每千伏的静电电压的击穿距离在1mm左右,如果在容易放电的边缘设置一个35mm隔离区,就可以抵抗35Kv的静电电压。

1低速板静电防护设计

1)走线需横平竖直,尽量减少信号线路并排走线;

2)如果空间允许的话,走线越粗越好;

3)按照高速电路设计理念来进行布线;

4)避免在PCB边缘处理重要的信号线,如时钟、复位信号等;

5)所有PCB板的传导环路,包括电源和地线环路,应该尽量小;

6)单面或双面板,在没有电源平面的情况下,电源走线旁边必须要跟随一根地线;

7)尽量使用多层板布线。

2高速板静电防护设计

1)走线需要有良好的地平面;

2)保持足够的间距,如滤波器、光耦、交流电源线与弱信号线;

3)长距离走线加低通滤波器(C、静电器件、RC、LC);

4)隔离(增加屏蔽罩),避免被保护的导线与未被保护的导线并排走线;

5)避免与其他器件使用同一条回路来连接公共接地点。

3防止出现静电的通用办法

1)保持地的完整,加大地的泄放面积,平整地铺铜均匀,保持地的电阻值不变,互相之间水平状态地平面平稳;

2)板外围进行环绕地设计,数据线用地包围;

3)地孔越多越好,并使每层地紧密连合在一起;

4)在PCB上安装光耦合器或者变压器,以及结合介质隔离和屏蔽,都可以很好的抑制静电放电冲击;

5)可将PCB的GND与外壳地进行单点接地,防止静电放电电流在机箱上产生的电压耦合进电路,但需注意接地点的选择,选择在电缆入口处接地;

6)如果PCB面积允许,并且整机系统的搭接、静电泄放通道都很好,可以在PCB周围设置接地防护环,可裸铜处理,并采用很多过孔连接。

以上分享了关于静电防护的相关内容,下面给大家推荐一款可制造性和装配分析软件,可以用来检测PCB设计中的各种潜在隐患,以及在生产前提前发现不良风险问题,帮助工程师更好的设计硬件产品!

华秋DFM软件

这是一款国产免费的PCB和PCBA检测软件: 华秋DFM ,它对于可制造性检查领域来说非常专业,其检测参数也是可以随着设计者的实际需求进行调整的,根据不同板厂的工艺标准进行生产前的隐患提示并给出最优的修改建议。

华秋DFM软件主要的功能包括:PCB裸板分析、PCBA装配分析、优化方向推荐、价格交期评估、供应链下单、阻抗计算等工具:

元器件

华秋DFM软件下载地址:

https://dfm.elecfans.com/uploads/software/promoter/hqdfm_DFMGZH.zip

关于华秋

华秋电子,成立于2011年,是国内领先的电子产业一站式服务平台,国家级高新技术企业。以“客户为中心,追求极致体验”为经营理念,布局了电子发烧友网、方案设计、元器件电商、PCB 制造、SMT 制造和 PCBA 制造等电子产业服务,已为全球 30万+客户提供了高品质、短交期、高性价比的一站式服务。

  审核编辑:汤梓红

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分