小眼睛FPGA盘古50K开发板概述

可编程逻辑

1340人已加入

描述

  小眼睛FPGA盘古50K开发板概述

  盘古-50开发板(MES50H P)采用了核心板+扩展板的结构,核心板与扩展板之间 使用高速板对板连接器进行连接。核心板主要由FPGA+2颗DDR3 + Flash+电源及复位构成,承担了FPGA的最小系统 运行及高速数据处理和存储的功能。FPGA选用的是紫光同创40nm工艺的FPGA (logos系列:PGL5OH-61FBG484);PGL5OH和DDR3之间的数据交互时钟频率 最高到400MHz,2颗DDR3的数据位宽为 32bit,总数据带宽最高到25600 (800×32)Mbps,PGL5OHFPGA 带有4路HSST高速收发器,每路速度高达6.375Gb/s,非常适合用于光纤通信和PCle数据通信:电源采用多颗EZ8303(艾诺) 来产生不同的电源电压。底板为核心板预留HDMI收发接口用于图像验证及处理;预留的光纤接口 10/100/1000M以太网接口,PCIE接口,方便各类高速通信系统验证;预留了一个 40pin的10扩展连接器,方便用户在开发平台基础上验证模块电路功能。

开发板

  深圳市小眼睛科技有限公司,简称“小眼睛”(小眼睛FPGA),前身为MYMINIEYE,是一家以FPGA为核心的设计公司。 团队创始人及创始骨干在FPGA领域拥有超过10年的深厚的行业经验和技术积累,擅长各类基于FPGA的工业应用、无线通信应用,曾主导开发CT数据采集系统、基于LDPC+BCH的无线通信系统、蜂群组网系统,各类图像处理系统等.

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分