DCDC降压电路的工作原理及仿真设计

电源/新能源

3409人已加入

描述

在之前的文章 DCDC 降压芯片基本原理及选型主要参数介绍中已经大致讲解了 dcdc 降压电路的工作原理,今天再结合仿真将 buck 电路工作过程讲一讲。

基本拓扑

DCDC
buck基本拓扑

上图为 buck 电路的基本拓扑结构,开关打到 1,电感充电;开关打到 0,电感放电。通常认为电感和电容都是储能元件,但是电感的充放电是有能量形式的转换的,充电时电场 → 磁场,放电时磁场 → 电场。

接下来,我们结合仿真来看看 buck 电路的具体工作过程。

原理图

在 kicad 中建立仿真原理图:

DCDC
原理图

V2 是直流电压源;Q1 是 PMOS;Q2 是 NMOS;V1 是脉冲电压源,用它来做 PWM 控制信号;C1 是输入电容;C2 是输出电容;L1 是储能电感;R1 是负载电阻。

从图中可以看到,我们将 PWM 频率设置为 1MHz,以便使用更小的电感进行仿真。

仿真工作过程

1. 启动

我们先进行 10us 的瞬态仿真,看下前 10 个周期的波形:

DCDC
10us波形

红线是 PWM 波形,当 PWM 为低电平时,Q1 开启,Q2 关闭,电感 L1 充电,可以看到,随着输出电容 C2 电压的升高,L1 的充电电流在变缓,其斜率为:

DCDC

VC1为输入电压,5V,不变; VC2为输出电压,在不断上升,所以 L1 的充电电流斜率在减小。

当 PWM 为高电平时,Q1 关闭,Q2 开启,电感 L1 放电,放电电流斜率为:

DCDC

所以随着 C2 电压的升高,电感放电电流斜率在增大。

而在这 10 个周期中,电感电流几乎都流向 C2,给 C2 充电。

2. 100 个周期

把时间增大到 100us,即 100 个周期:

DCDC
100us波形

为了让负载电阻的电流更加明显,已经将 R1 从 500Ω 变为 5Ω。

出现振荡波形了,输出电压在衰减振荡,这主要是因为没有反馈环路进行控制,并且仿真的电路是同步整流,Q2 是双向导通的。但是可以看到输出电压和负载电流都是衰减振荡,可以合理想象,仿真时间继续延长,它们一定会趋于一个固定值,达到稳态。

我们先把 Q2 换成二极管来试一下:

DCDC
Q2换成二极管

DCDC
Q2换成二极管100us

果然不再振荡了,当电感电流降到接近 0 时,不会再反向,而是再次逐渐充电。

但这不是我们想要的结果,我们继续在前面的原理图上想办法。仿真原理图中,L1 是一个近似理想电感,我们可以加一个电阻来增大阻尼:

DCDC
增加阻尼

DCDC
增加阻尼100us

这样输出电压就会快速收敛。但是这个串联电阻设为 1Ω,跟负载电阻的 5Ω 已经是同一数量级,从仿真结果上也可以看到,这时输出电压趋于 2.5V,其实就是 5 × 60% × 5 ÷ (1 + 5)= 2.5V。实际上,DCDC 降压芯片基本原理及选型主要参数介绍这篇文章中的设计实例,使用的电感 ESR 在 150mΩ 到 200mΩ。

3. 稳态

将电感串联电阻 R2 设为 100mΩ,仿真 500us:

DCDC
100mΩ 500us

差不多在 300us,输出电压和负载电流不再变化。我们推导下输出电压和输入电压的关系:

设输入电压为Vi ,输出电压为 Vo,

当电路达到稳态时:

DCDC
稳态

假设电感充放电过程没有损耗,设充电时间为 ,即上图中电感电流上升的时间t1;放电时间为t2 ,即上图中电感电流下降时间,则由能量守恒:

DCDC

在稳态时,电感充电平均电流与放电平均电流相等,则有:

DCDC

这就是电感的伏秒积守恒,进而可得:

DCDC

其实从上面的电感电流波形出发,也不难推导出上式。

dcdc 降压芯片中,通过给 PWM 控制器引入反馈实现当输出负载或输入电压变化时能够保持输出电压稳定不变,反馈环路的设计是控制器的核心。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分