×

简化超高速数字系统中确定性延迟的设计

消耗积分:0 | 格式:pdf | 大小:1.01 MB | 2023-09-14

郑成枝

分享资料个

实现确定性延迟是当今许多系统设计中讨论的主题。过 去,人们一直在努力提高数据传输速度和带宽。如今的 应用则越来越重视确定性——即要求数据包在精确的、 可重复的时间点传送。 本文将在设备的层面讨论确定性这一主题,以及如何设 计超高速数据转换和信号处理系统以保证确定性延迟。 以下三个因素将决定确定性如何实现: 1. 采取措施减少数字设计组件中发生的亚稳态事件 2. 计算数字后端的延迟,确保多个数据链路通道之间 (如HSSL)的数据对齐 3. 优化时间延迟的余量,保证不会因为 PVT 的变化而 出现意外的不确定性。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !