DC-DC转换器PCB设计的一些要点

电子说

1.2w人已加入

描述

DC-DC转换器可以实现各种电压电平的高效电源转换和供电,但是随着需求的不断上升,需要更高功率密度更高效率以及更小的尺寸,DC-DC转换的PCB设计就更为重要了。下面说一说DC-DC转换器 PCB设计的一些要点:

走线长度

在高频转换器中,承载高速开关信号的走线长度对于保持信号完整性和降低EMI至关重要。

较长的走线可以充当天线并辐射电磁能量,可能会对其他组件或电路造成干扰,此外,较长的走线可能会引起延迟、信号反射、寄生效应,从而导致转换器效率和稳定性降低。

因此走线长度应该尽可能短,尤其是对于高速时钟和数据时钟,适当的阻抗匹配技术和受控阻抗走线可进一步优化信号传输并最大限度地减少信号衰减。

环路区域

环路区域是指 PCB上的信号走线及其返回路径形成的封闭区域,在DC-DC转换器等高功率和高频电路中,最小化环路面积对于降低辐射 EMI 至关重要。

越大的环路面积会导致更多的磁通量与环路耦合,从而导致更高的 EMI。

最小化环路面积的主要措施是:通过将信号走线放置在靠近其返回路径的位置(例如利用接地层/紧密间隔的电源层)来最小化环路面积。

器件选择和电容摆放

在关键信号和电源线中添加铁氧体磁珠和共模扼流圈等滤波器组件可以减弱传导电磁干扰并防止进一步传播。连接滤波电容时,正确的位置对于滤除 EMI 至关重要。

滤波元器件应该尽可能靠近 DC-DC转换器放置,在 IC 和有源元件的电源引脚附近正确放置去耦电容有助于抑制高频噪声并提高EMI性能。

寄生电感

去耦电容的放置

寄生电感

寄生电感是导电路径(例如迹线/电线)的固有电感,取决于其物理尺寸和材料特性。在DC-DC 转换器等高频电路中,路径电感会影响转换器的效率和性能。

高寄生电感会导致电压下降,开关损耗增加以及转换器效率降低,还有可能导致电路中的电压过冲和振铃,影响信号完整性。

为了最大限度地减少寄生电感,PCB工程师可以使用更宽的走线,更短的路径,或者利用专用的接地层/电源层为高电流/开关信号创建低电感返回路径。

寄生电感

DC-DC 转换器接地环路的影响

在设计DC-DC转换器时,PCB工程师必须要考虑电流环路并正确放置组件,这样可以让环路在物理上尽可能小。

寄生电感

DC-DC 转换器中的电流环路

接地环路过长会导致以下问题:

①电磁干扰:接地环路可以充当天线,导致 EMI 辐射到周围环境中。

②噪声和信号衰减:流经接地环路的电流会在不同接地点之间产生电压差,可能会导致不需要的噪声被引入敏感信号路径,从而导致信号衰减和信噪比降低。

③共模噪声:接地环路可能导致共模噪声耦合到敏感的模拟或数字电路中。这种噪声会破坏信号精度,尤其是在低电平模拟测量或高速数字通信中。

④寄生接地电流:循环电流可以在不同接地点之间流动,从而导致寄生接地电流。寄生电流会产生电压降并影响转换器的性能,从而导致效率低下和潜在的热问题。

⑤接地反弹:接地环路可能会导致接地参考平面之间存在电压差,从而导致接地反弹。接地反弹是指开关期间接地电压的瞬态增加,这可能会破坏信号完整性并影响数字电路的正常运行。

缓解措施

地平面:在 PCB 上使用坚固的接地层可确保电流的低阻抗返回路径,从而降低接地环路的风险。

地面分割:对不同功能块或组件的接地层进行适当的分割可以防止接地电流相互干扰。

将模拟地和数字地隔离:在物理上分离模拟和数字接地层可以防止敏感模拟电路和噪声数字电路之间的干扰。

跟踪路由:确保承载高电流或高频信号的走线具有低电感返回路径(例如,使用短而宽的走线或接地过孔)有助于最大限度地减少接地环路的可能性。

总结来说,走线长度和环路面积是DC-DC 转换器(尤其是高频开关转换器)PCB 设计中的关键因素。

审核编辑:汤梓红

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分