芯片功耗从28mW降到0.28mW 功耗降低98.9%!

描述

低功耗设计前,功耗为27.9mW。

低功耗设计

低功耗设计后,功耗为0.285mW,功耗降低98.9%!

低功耗设计

低功耗设计

(一)低功耗lowper debug

在低功耗P&R完成后,低功耗静态功耗为2.107mW,下图可以看到Internal Power为1.8mW占据了87%的比例,那么这1.8mW的功耗来自哪里?

低功耗设计

小编首先联想到的就是时钟IO,进一步查看报告,可以看到就是IO的Internal功耗。

低功耗设计

Summary也可以看到这个时钟IO PAD功耗占据了1.838mW。

低功耗设计

按照低功耗的架构设计,U_CRYSTAL_OSC0的时钟应该关闭,且该IO PAD应该关电,那么Voltus功耗分析怎么做呢?欢迎加入景芯SoC全流程设计训练营实战吧。

修改后的功耗为:

低功耗设计

如果不采用低功耗设计,芯片待机状态下功耗将是27.9mW,嵌入式设备时不可接受的,景芯SoC的全流程学员会深有体会,低功耗设计的重要性可见一斑!

(二)低功耗low power确认

选中一个power gating domain(shut down domain)的STD CELL作为report对象,domain关电后,report_instance_power,发现其功耗确实为0。是不是很好玩?

低功耗设计






审核编辑:刘清

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分