Cadence与Intel代工厂合作通过EMIB封装技术实现异构集成

描述

Cadence 与 Intel 代工厂合作开发并验证了一项集成的先进封装流程。该流程能利用嵌入式多晶粒互连桥接(EMIB)技术来应对异构集成多芯粒架构不断增长的复杂性。此次合作意味着 Intel 客户将能够利用先进封装技术来加速高性能计算(HPC)、人工智能和移动设备计算的设计空间方面的进步。这一先进的 EMIB 流程将使设计团队受益,帮助他们从早期系统级规划、优化和分析无缝过渡到 DRC 实现和物理签核,并且无需转换数据格式。这是一次革命性的合作,有望显著缩短复杂多芯粒封装的设计周期。

此先进封装流程包括 Cadence Allegro X APD(用于元件摆放、信号/电源/接地布线、设计同步电气分析、DFM/DFA 和最终制造输出)、Integrity 3D-IC Platform 与 Integrity System Planner(用于系统级设计聚合、规划和优化)、Sigrity 与 Clarity 求解器(用于 3D 电磁提取、双参数生成、早期和签核信号完整性、直流/交流电源分析以及封装模型提取)、Celsius 求解器(用于早期阶段和签核阶段的热签核/应力分析)、Virtuoso Studio(用于 EMIB 桥接的信号/电源/接地布线)以及 Pegasus Verification System(用于签核 DRC 和 SystemLVS)。

“越来越多的工程师开始将目光转向多芯粒架构和先进封装,因此拥有合适的设计工具和方法变得更加重要,”Cadence 定制 IC 和 PCB 事业部研发副总裁 Michael Jackson 说道,“Cadence 与 Intel 的合作通过提供经过 EMIB 认证的参考流程,有助于简化向异构集成解决方案的过渡。这一流程经过优化,可以帮助双方的共同客户轻松应对现代电子设计的复杂性,在瞬息万变的科技市场保持前沿地位。”

“要获得无缝的设计流程,在工程项目的规划和实现阶段尽早进行热、信号完整性和电源建模至关重要,”Intel 代工厂副总裁兼产品与设计生态系统总经理 Rahul Goyal 表示,“通过在前期纳入这些考虑因素,工程师可同时开展设计和签核任务,有助于避免潜在的下游延误。此外,这种积极主动的方法还能确认设计的可行性,确保设计始终符合规定的标准和准则。”

此次战略合作必将为客户赋能,帮助使用 Intel 技术的客户降低设计风险。 

关于 Cadence

Cadence 是电子系统设计领域的关键领导者,拥有超过 30 年的计算软件专业积累。基于公司的智能系统设计战略,Cadence 致力于提供软件、硬件和 IP 产品,助力电子设计概念成为现实。Cadence 的客户遍布全球,皆为最具创新能力的企业,他们向超大规模计算、5G 通讯、汽车、移动设备、航空、消费电子、工业和医疗等最具活力的应用市场交付从芯片、电路板到完整系统的卓越电子产品。Cadence 已连续九年名列美国财富杂志评选的 100 家最适合工作的公司。如需了解更多信息,请访问公司网站 www.cadence.com。

2024 Cadence Design Systems, Inc. 版权所有。在全球范围保留所有权利。Cadence、Cadence 徽标和 www.cadence.com/go/trademarks 中列出的其他 Cadence 标志均为 Cadence Design Systems, Inc. 的商标或注册商标。所有其他标识均为其各自所有者的资产。




审核编辑:刘清

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分