基于ADF4111的锁相环频率合成器设计

未知 2013-01-10 16:51:12 2评

资料大小:698 KB

所需积分:0

下载次数:0

为得到性能优良、符合实际工程的锁相环频率合成器,提出了一种以ADI的仿真工具ADIsimPLL为基础,运用ADS(Advanced Design System 2009)软件的快速设计方法。采用此方法设计了频率输出为930~960 MHz的频率合成器。结果表明该频率合成器的锁定时间、相位噪声以及相位裕度等指标均达到了设计目标。
相关文章

2个回复

我要评论
  • AHWUSFDX 2013-08-27

    学习学习
  • WYS760916 2013-05-23

    ADF4111的锁相环频率合成器设计非常可以

热门标签