Xilinx全新参考设计提供业界首个单芯片400G解决方案

1449978107 发表于 2014-03-12 09:30:22 收藏 已收藏
赞(0) •  评论(0

Xilinx全新参考设计提供业界首个单芯片400G解决方案

1449978107 发表于 2014-03-12 09:30:22

  2014年3月12日,北京——All Programmable技术和器件的全球领先企业赛灵思公司 (NASDAQ: XLNX)今天在第39届美国光纤通讯展览会及研讨会(OFC 2014)上宣布推出最新参考设计,为客户提供了一款针对4x100G OTN转发器和200G OTN交换应用的单芯片解决方案。这些参考设计结合公司的All Programmable 3D IC和SmartCORE™ IP,能为客户打造出一款功能齐全的评估平台,帮助他们开发和评估高度差异化的高带宽OTN应用。请于3月11至13日莅临旧金山OFC大会赛灵思展台(展台号:3245)观看技术演示。

  赛灵思公司有线通信事业部总监Gilles Garcia表示:“我们的最新OTN参考设计能满足当今多个100G OTN应用对低时延、高集成度和高性能的需求。赛灵思的单芯片400G OTN解决方案是业界独有的,而且我们结合了这些最新参考设计的评估平台能够让设计人员在开发过程中拥有关键的先发优势,从而提高生产力并缩短产品上市时间。”

  最新OTN参考设计可在赛灵思Virtex®-7 VC730 3D IC OTN目标平台上进行评估。参考设计中包括一组支持各种操作系统的综合软件应用程序接口(API),可简化和加速All Programmable Smarter Network的设计:

  · 在单个Virtex-71140T 3D IC中集成4x100G转发器——该参考设计演示了全球首款单芯片400G解决方案。设计中的4x100G转发器采用通用控制面来管理四个100G数据流。每个100G数据流支持带统计功能的GFEC,一个可执行段、路径和串联连接监控的开销处理器)和一个简便易用的界面(GUI),以便评估缺陷和性能指标。

  · 在单个Virtex-7 1140T 3D IC中集成 2x 100G OTN 交换——该参考设计演示了三个赛灵思SmartCORE IP 核,包括一个100G 1阶多路复用器/多路分配器、一个符合OIF标准的100G SAR和一个100G ODUMon内核(可用于在多达80个ODUj通道上执行开销插入和提取功能的双向IP模块)。这些SmartCORE IP核使设计人员能够构建用于Metro OTN和数据包光传输系统(P-OTS)的单芯片2x100G MuxMapSAR。该参考设计支持段、路径和六级串联的全面监控、100GE客户端缺陷评估,以及ODU 和客户端信号复位,从而可提供多种高级管理功能。

  供货情况

  现可通过赛灵思所在地销售代表购买此参考设计。

  关于赛灵思

  赛灵思是All Programmable器件、SoC和3D IC的全球领先供应商。赛灵思公司行业领先的产品与新一代设计环境以及 IP 核完美地整合在一起,可满足客户对可编程逻辑乃至可编程系统集成的广泛需求。

收藏

相关话题
文章来源栏目
+关注

评论(0)

加载更多评论

参与评论

相关文章

分享到

QQ空间 QQ好友 微博
取消