×

基于VHDL语言的汉明码编译码的设计

消耗积分:0 | 格式:doc | 大小:433KB | 2017-06-03

罗辑

分享资料个

  VHDL全名Very-High-Speed Integrated Circuit Hardware Description Language,诞生于1982年。1987年底,VHDL被IEEE和美国国防部确认为标准硬件描述语言 。自IEEE-1076(简称87版)之后,各EDA公司相继推出自己的VHDL设计环境,或宣布自己的设计工具可以和VHDL接口。1993年,IEEE对VHDL进行了修订,从更高的抽象层次和系统描述能力上扩展VHDL的内容,公布了新版本的VHDL,即IEEE标准的1076-1993版本,简称93版。VHDL和Verilog作为IEEE的工业标准硬件描述语言,得到众多EDA公司支持,在电子工程领域,已成为事实上的通用硬件描述语言。

基于VHDL语言的汉明码编译码的设计

  在通信工程中,编解码器(codec)是用来指进行数据转换的集成电路或芯片。编解码器也是一种算法或专门的计算机程序,它可以减少大文件和程序所占用的字节数。

  在通信工程中,编解码器(codec)是用来指进行数据转换的集成电路或芯片。在这种情况下,它是由编码器(coder)和译码器(decoder)这两个词的词头组成的缩写词。这种类型的编解码器将模拟数字转换(analog-to-digital conversion)和数字模拟转换(digital-to-analog conversion)功能结合在一个单芯片上。在个人和商用计算应用程序上,这种装置最常用在调制解调器上。

基于VHDL语言的汉明码编译码的设计

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !