触发器及其应用_钟控双稳态触发器详解

电子常识

2585人已加入

描述

触发器具有两个稳定状态,用以表示逻辑状态“1”和“0”,在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态,它是一个具有记忆功能的二进制信息存贮器件,是构成各种时序电路的最基本逻辑单元。

凡是在时钟信号作用下逻辑功能符合表1所示特性表所规定的逻辑功能者,就叫做RS触发器。

表1 RS特性表

触发器

式(1)称为触发器的特性方程。

触发器

根据表5-1还可以用图形形象地表示出触发器状态转换的情况,如图1所示。

图中圆圈表示触发器的状态,箭头表示触发器状态转换的方向,箭头旁边注明的是状态转换的输入条件。这是表示触发器逻辑功能的另一种表示方法,称为状态转换图。状态转换图表示触发器从一个状态变化到另一个状态或保持原状态不变时,对输入信号的要求。

因此,描述触发器逻辑功能可以用上述3种方法:特性表、特性方程和状态转换图。这3种表示方法之间可以互相转换。

触发器

JK触发器

凡是在时钟信号作用下逻辑功能符合表2 所示特性表所规定的逻辑功能者,就叫做JK触发器。

表2 JK触发器特性表

触发器

同样,可以根据表2所示写出JK触发器的特性方程,经化简后得到

触发器

由表2可以画出JK触发器的状态转换图如图2所示。

触发器

图2 JK触发器的状态转换图

在输入信号为双端的情况下,JK触发器是功能完善、使用灵活和通用性较强的一种触发器。本实验采用74LS112 双JK触发器,是下降边沿触发的边沿触发器。引脚功能及逻辑符号如图3 所示。

触发器

图3 74LS112双JK触发器引脚排列及逻辑符号

表3 74LS112的功能表

触发器

《—任意态 ↓—高到低电平跳变 ↑—低到高电平跳变

Qn(Qn)—现态 Qn+1(Qn+1)—次态 φ—不定态

K触发器常被用作缓存储器,移位寄存器和计数起器。

D触发器

凡是在时钟信号作用下逻辑功能符合表4所示特性表所规定的逻辑功能者,就叫做D触发器。

表4 D触发器特性表

触发器

D触发器的特性方程为

Qn+1=D(3)

D触发器的状态转换图如图4所示。

触发器

图4 D触发器的状态转换图

从表4可知,D触发器只有一个输入端D,其结构形式也有多种,图5所示为边沿型D触发器的逻辑图形符号,图5(a)所示为上升沿触发,图5(b)所示为下降沿触发。

触发器

图5 边沿型D触发器的图形符号

图6 为双D 74LS74 的引脚排列及逻辑符号。功能如表5。

触发器

图6 74LS74引脚排列及逻辑符号

表5 74LS112的功能表

触发器

钟控双稳态触发器详解

具有时钟脉冲CP(Clock Pulse)输入端的双稳态触发器称为钟控双稳态触发器。钟控双稳态触发器输出状态的改变不仅取决于输入端信号,还决定于时钟脉冲信号。

按电路结构,钟控双稳态触发器可分为四门基本型、主从型和维持阻塞型等。

按逻辑功能,钟控双稳态触发器可分为RS触发器、T触发器、JK触发器和D触发器等。

按触发方式,钟控双稳态触发器可分为电平触发、主从触发和边沿触发等。

1.JK触发器

JK触发器是一种功能完善的触发器,右图所示是主从型JK触发器的逻辑符号。图中C处有“○”且加“∧”,可知触发器的触发方式采用时钟脉冲下降沿触发。J和K为输入控制端。

JK触发器的特性方程为

触发器

触发器

2.D触发器

D触发器的逻辑符号如下图所示,其真值表见下表。

触发器

D触发器的特性方程为

Qn+1=D

在触发方式上,D触发器采用的是边沿触发。在逻辑符号中,C处没有“○”有“∧”,可知D触发器是在时钟脉冲的上升沿接收输入信号并改变输出相应状态的。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分