×

除了通过数字信号处理器探索3G系统中实现码率解码的其他技术

消耗积分:0 | 格式:rar | 大小:0.06 MB | 2018-05-07

分享资料个

  前向纠错(FEC)码的译码是基站接收机中符号运算处理中计算量最大的部分,并且可以消耗高达90%的计算资源。这对于第二代(2G)和第三代(3G)系统都是真实的。

  通常在2G系统中,大多数码率处理,包括解码功能,都是用数字信号处理器(DSP)在软件中实现的。然而,由于许多因素,包括在卷积码中引入Turbo码,增加了设备制造商所期望的信道密度,以及增加了用户数据速率,这种实现方式在3G系统中是有问题的。因此,有必要探索3G系统中实现码率解码的其他技术。

  在本文中,我们比较了三种不同的实现方案在3G无线软件的方法,使用DSP,硬件方法使用ASIC,并结合软件硬件接近芯片上的加速器。

除了通过数字信号处理器探索3G系统中实现码率解码的其他技术

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !