USB 3.2设备和主机基于HAPS-80 FPGA硬件原型平台

电子说

1.2w人已加入

描述

USB 3.1 Gen.2接口已经广泛普及,10Gbps(1.25GB/s)的高带宽已经相当充裕,但技术进步没有极限,新一代USB 3.2标准规范其实在2017年9月底就正式公布了,Synopsys(新思科技)现在第一次公开演示了USB 3.2。

本次演示的USB 3.2设备和主机基于HAPS-80 FPGA硬件原型平台,USB PHY物理层采用FinFET工艺制造,每个通道带宽10Gbps,双通道合力达到所需的20Gbps(2.5GB/s),相比于USB 3.1 Gen.2翻了一番。 

HAPS平台通过PCI-E总线连接一台Linux PC,设备配置为大容量存储设备,比如USB 3.2 SSD、USB 3.2 U盘,而为了降低延迟,使用了FPGA上的少量RAM作为内存。

主机平台也类似,挂靠在一个PHY主板上,其中HAPS通过PCI-E数据线连接Windows PC,FPGA主板作为USB 3.2 xHCI主机扩展卡接入PC,系统使用的是标准的Windows驱动。

演示中跑出的速度为1.6GB/s,相比标准极限只发挥了大约2/3的功力,还有很大潜力可挖。

另外,USB 3.2时代接口样式将统一为更方便、更灵活、更强大的Type-C,流传多年的Type-A将逐步被退出历史舞台。

不过和以往每一次标准升级一样,USB 3.2的普及还需要很长时间,预计明年才会有相关设备面世,而且Intel、AMD这两年才刚原生支持USB 3.1 Gen.2,平台融入USB 3.2就更远了,初期还是第三方主控芯片担当。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分