Xilinx发布唯一SoC增强型Vivado设计套件,可大大提高生产力

可编程逻辑

1339人已加入

描述

赛灵思公司(Xilinx)今天宣布推出可编程行业唯一 SoC 增强型设计套件Vivado设计套件 的2014.3版本、SDK 和最新 UltraFast 嵌入式设计方法指南,为 Zynq-7000 All Programmable SoC 的生产力带来重大突破。伴随此款最新版Vivado 设计套件推出的还包括其内含的 Vivado 高层次综合(HLS)和IP集成器的增强功能,以及最新性能监控与可视化功能。实践证明,这些加强功能与最新 UltraFast 嵌入式设计方法指南相结合,可将生产力提升10倍以上。

加速实现和验证:Vivado HLS 增强了从 C 语言综合的质量结果(QoR,Quality-of-Results)和 AMBA AXI-4接口的自动推理功能,从而加速了集成的时间并提升了集成质量。利用 Vivado HLS,可以直接根据 C 算法规格描述创建和验证 IP,不仅可以快速实现可与手动编码 RTL 媲美的设计,而且验证速度比 RTL 仿真快好几个数量级。Vivado HLS 现已得到逾千名设计人员的广泛采用,其还可支持不断发展壮大的硬件实现式软件库生态系统。增强型 Vivado 设计套件2014.3可支持超过40项 OpenCV 函数,现由 赛灵思创投公司 和联盟合作伙伴 Auviz Systems 公司 提供。

加速集成:Vivado IPI 的增强功能包括:新增数据流和存储器映射 AXI 互联之间的自动连接功能,可促进并简化IP在 Zynq SoC 系统中的集成。而 Vivado IPI 的另一项新增功能是一项针对赛灵思高级联盟合作伙伴 IP 的按键式 IP 评估要求。赛灵思 Vivado 设计套件2014.3新增了 Xylon™ logicBRICKS™ 评估 IP 核,而在未来版本中将扩大和加入其他联盟计划成员的 IP。全新的 logicBRICKS IP 可快速评估有效的图像和视频处理 IP,并可进一步丰富 Vivado IP 目录。

加速系统设计和软件开发:赛灵思还扩展了其软件开发套件(SDK)功能,新增系统仪表与性能可视化功能,以便快速发现系统性能瓶颈,并运行假设情景流程。赛灵思 SDK 2014.3版提供可在 FPGA 架构上运行的可配置 AXI 流量生成器,让设计人员在开发周期的早期阶段就可以提早进行嵌入式软件开发。

UltraFast嵌入式设计方法指南:为了进一步补充和完善 Vivado 的 UltraFast 设计方法,赛灵思还推出了最新 UltraFast 嵌入式设计方法指南(UG1046)。该最新指南为包括系统架构师、软件工程师和硬件工程师等在内的设计团队提供了利用 Zynq All Programmable SoC 进行嵌入式系统设计的最佳实践,从而借助 Zynq All Programmable SoC 实现可预见的成功并提升其嵌入式系统的生产力。


 

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分