EMC辐射干扰和静电干扰的解决方法

EMC/EMI设计

1210人已加入

描述

电子产品在CE认证中,经常需要过辐射干扰(<1GHz)测试,常遇到某个频点上辐射(dBuV/m)超标,或者余量不足的情况:

1.如果是低频超标,一般是输入电源辐射出来的,确保使用的DC适配器合格,再进行PCBA板的电源输入处理,通常是线上串磁珠,电容到地等处理。

2.如果是高频超标,一般是某个时钟(系统时钟,晶振时钟,外围芯片时钟脚)的倍频辐射,先确定是哪个芯片泄露,再看此芯片是否存在有引脚直接引飞线出来(扫灯引脚、ADkey引脚等),如果有,要预留磁珠,电容。也有可能是供电电源线辐射出来,也要做相应处理。

3.如果是有一段高峰超标,即可能是某些时钟可变的芯片辐射出来的(SD卡时钟脚),首先确认SD卡外壳正确接地,电源处理,再进行时钟脚和数据脚的处理(一般不建议强推操作)。

对于静电测试,先确认需要接触式打多少V(一般4kV,巴西6kV),空气打多少V(一般8kV)。

1.PCB要预留有ESD元件焊盘,所有留孔,与外界通信的端口都要进行相应处理。

2.PCB布局和布线,要铺铜处理好,让静电安全顺畅回地。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 相关推荐
  • emc

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分