×

systemview仿真数字锁相环试验的详细资料说明

消耗积分:0 | 格式:rar | 大小:0.27 MB | 2019-01-29

分享资料个

  一。 试验要求:

  1. 用systemview设计并仿真一个完整的数字锁相环电路。

  2. 试验条件设定

  信号速率 10Hz

  系统采样时钟设定:100Hz

  2. 要求:

  捕捉时间(即达到锁定状态所需时间)《 1s

  同步之后的抖动每秒钟小于1次

  频率的捕捉范围在正负0.5Hz

  相位的捕捉范围不小于

  同步后的相位偏差小于,即1/10周期的最大偏差范围

  3. 实验报告要求

  写出设计思路和电路图,给出简短说明(即证明为什么你所设计的锁相环可以进行捕获和跟踪)。

  对试验结果进行分析,成功和不成功的因素,为什么。

  希望写出对本次试验的意见和改进建议。或者有好的试验或电路的设计思路,都可以写在实验报告中,作为我们今后工作的参考。对于作者将考虑适当的加分。谢谢大家。

  二。 试验注意事项

  1. 在实验之前先进行逻辑的设计,仿真只是一种验证设计正确与否的手段,重点还在于人的因素—设计。

  2. 试验前注意将试验中可能用到的基本元件做出规划,参考下面的说明加以熟悉。

  3. 试验后将试验结果保存并且完成试验报告

  4. 尽量独立完成仿真试验。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(1)
发评论
Carey2436 2021-04-28
0 回复 举报
感谢分享 收起回复

下载排行榜

全部1条评论

快来发表一下你的评论吧 !