LTC6954 低相位噪声、三路输出时钟分配分频器 / 驱动器

KANA 发表于 2019-02-15 18:38:30

数据: LTC6954产品技术英文资料手册

优势和特点

  • 低噪声时钟分配:适合于高速 / 高分辨率 ADC 计时
  • 附加抖动 < 20fsRMS (12kHz 至 20MHz)
  • 附加抖动 < 85fsRMS (10Hz 至奈奎斯特频率)
  • 1.8GHz 最大输入频率 (LTC6954-1 - 当 DELAY = 0 时)
  • 1.4GHz 最大输入频率 (LTC6954-1 - 当 DELAY > 0 时;LTC6954-2、3、4)
  • 可兼容 EZSync 时钟同步
  • 三个独立的低噪声输出
  • 可提供 4 种输出组合
  • 三个独立的可编程分频器覆盖了从 1 至 63 的所有整数
  • 三种独立的可编程延迟覆盖了从 0 至 63 的所有整数
  • -40°C 至 105°C 的结温范围

产品详情

LTC®6954 是一个非常低相位噪声时钟分配器件系列。每款器件具有三个输出,而且每个输出具有一个可个别编程的分频器和延迟。该系列包括以下 4 个具有不同输出逻辑信号类型的成员:

LTC6954-1:三个 LVPECL 输出

LTC6954-2:两个 LVPECL 和一个 LVDS/CMOS 输出

LTC6954-3:一个 LVPECL 和两个 LVDS/CMOS 输出

LTC6954-4:三个 LVDS/CMOS 输出

每个输出可个别地编程以利用从 1 至 63 的任何整数来对输入频率进行分频,并把每个输出延迟 0 至 63 个输入时钟周期。输出占空比始终为 50%,这与分频数无关。LVDS/CMOS 输出可由跳线通过 OUTxSEL 引脚进行选择,以提供一个 LVDS 逻辑输出或一个 CMOS 逻辑输出。

另外,LTC6954 还采用了凌力尔特的 EZSync 系统,以每次都能实现理想的时钟同步和对准。

所有的器件设置均通过一个 SPI 兼容型串行端口来控制。


应用


  • 高速、高分辨率 ADC、DAC 和数据采集系统的计时
  • 低抖动时钟分配

方框图







技术文档

数据手册(1)

收藏

相关话题
文章来源栏目
+加入圈子

评论(0)

加载更多评论

参与评论

分享到

QQ空间 QQ好友 微博
取消