×

FPGA视频教程之如何使用TimeQuest的详细资料说明

消耗积分:0 | 格式:rar | 大小:0.00 MB | 2019-03-05

分享资料个

  何谓静态时序分析(STA, Static Timing Analysis) ?

  首先,设计者应该对FPGA内部的工作方式有一些认识。FPGA的内部结构其实就好比一块PCB板,FPGA的逻辑阵列就好比PCB板上的-些分立元器件。PCB通过导线将具有相关电气特性的信号相连接,FPGA也需要通过内部连线将相关的逻辑节点导通。PCB板上的信号通过任何一个元器件都会产生一定的延时,FPGA的信号通过逻辑门传输也会产生延时。PCB的信号走线有延时,FPGA 的信号走线也有延时。这就带来了一系列问题,一个信号从FPGA的一端输入,经过一一定的逻辑处理后从FPGA的另一端输出,这期间会产生多大的延时呢?有多个总线信号从FPGA的一端输入,这条总线的各个信号经过逻辑处理后从FPGA的另- -端输出,这条总线的各个信号的延时一致吗?之所以关心这些问题,是因为过长的延时或者一条总线多个信号传输时间的不一致,不仅会影响FPGA本身的性能,而且也会给FPGA之外的电路或者系统带来诸多问题。

  言归正传吧,之所以引进静态时序分析的理论也正是基于上述的一一些思考。它可以简单的定义为:设计者提出一些特定的时序要求(或者说是添加特定的时序约束),套用特定的时序模型,针对特定的电路进行分析。分析的最终结果当然是要求系统时序满足设计者提出的要求。

  下面举 一个最简单的例子来说易时序分析的基本概念。假设信号需要从输入到输出在FPGA内部经过一-些逻辑延时和路径延时。系统要求这个信号在FPGA内部的延时不能超过I5ns,而开发工具在执行过程中找到了如图4.1所示的一些可能的布局布线方式。那么,怎样的布局布线能够达到系统的要求呢?仔细分析一番,发现所有路径的延时可能为14ns、14ns、I6ns、 17ns、 18ns, 有两条路径能够满足要求,那么最后的布局布线就会选择满足要求的两条路径之一。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !