什么是输出的正确终止值和位置

描述

输出的“正确”终止取决于输出类型(LVPECL / LVDS / CMOS)及其使用环境。 AD951x数据手册显示了每种输出类型的推荐或示例终端。

CMOS输出通常不会终止 - 也就是说,它们会驱动高阻抗输入。 CMOS通常是单端的,因此不使用差分传输线。即使是差分,通常也不使用受控阻抗传输线。

LVDS输出本质上是差分的。 LVDS通常驱动受控阻抗差分传输线,在传输线的特征阻抗(通常为100欧姆)中终止于接收器的引脚(或片上)。源的输出不需要终止;仅在接收器的输入端。可以使用或不使用AC耦合。

位置

LVPECL输出是差分输出,但可以用作单端或差分输出。 LVPECL输出驱动器是射极跟随器,必须始终有电流流动,以保持低输出阻抗。如果电流无法流动,则输出为高阻抗。这意味着必须始终以电流流动的方式终止LVPECL输出。这可以通过以下三种方式之一完成:

负载电阻(通常为200Ω)设置射极跟随器中的电流。交流耦合电容将输出的共模与接收器的共模分开。差分耦合传输线通常为100Ω。远端终端必须与传输线的特征阻抗(100Ω)匹配。如果接收器输入是自偏置的,则不需要采取进一步的步骤。但是,如果必须设置接收器输入的共模电压,可以通过分割远端终端电阻并将Vcm馈入中心点来完成。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分