时序逻辑电路设计

模拟技术

2299人已加入

描述

  时序逻辑电路

  数字电路根据逻辑功能的不同特点,可以分成两大类,一类叫组合逻辑电路(简称组合电路),另一类叫做时序逻辑电路(简称时序电路)。组合逻辑电路在逻辑功能上的特点是任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关。而时序逻辑电路在逻辑功能上的特点是任意时刻的输出不仅取决于当时的输入信号,而且还取决于电路原来的状态,或者说,还与以前的输入有关。

  时序逻辑电路设计

  1、用SSI器件设计时序逻辑电路

  用触发器及门电路设计时序逻辑电路的一般步骤如图所示。

  时序逻辑

  (1)由给定的逻辑功能求出原始状态图:首先分析给定的逻辑功能,从而求出对应的状态转换图。这种直接由要求实现的逻辑功能求得的状态转换图叫做原始状态图。

  (2)状态化简:根据给定要求得到的原始状态图很可能包含有多余的状态,需要进行状态化简或状态合并。状态化简是建立在状态等价这个概念的基础上的。

  (3)状态编码、并画出编码形式的状态图及状态表:在得到简化的状态图后,要对每一个状态指定1个二进制代码,这就是状态编码(或称状态分配)。

  (4)选择触发器的类型及个数:

  (5)求电路的输出方程及各触发器的驱动方程:根据编码后的状态表及触发器的驱动表可求得电路的输出方程和各触发器的驱动方程。

  (6)画逻辑电路,并检查自启动能力。

  2、用MSI中规模时序逻辑器件构成时序逻辑电路

  用中规模时序逻辑器件构成的时序功能电路主要是指用集成计数器构成任意进制计数器。构成任意进制计数器的方法有两种:一种是置数法,另一种是归零法。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分