×

如何使用DSP和CPLD进行语音处理系统的设计资料说明

消耗积分:0 | 格式:rar | 大小:0.29 MB | 2019-05-28

分享资料个

讨论了 以数字信号处理器(DSP)和复杂可编程逻辑器件(CPLD)为核心的语音处理系统的设计,介绍了该系统的框图和详细的硬件设计方案.调试结果表明该系统工作稳定,性能良好,可用于语音信号编解码和处理算法的设计与开发

  语音处理是数字信号处理最活跃的研究方向之一,在IP电话和多媒体通信中得到广泛应用。本文设计的语音处理系统采用通用数字信号处理器(DSP)和复杂可编程逻辑芯片(CPLD)实现,其中通用数字信号处理器具有实现简便和程序可移植性强等优点,逻辑器件用于实现组合逻辑的时序控制.1系统组成

  基于DSP和CPLD的语音处理平台的组成及原理见图1.如图1所示,硬件部分包括语音采集与输出模块、程序数据存储器FLASH模块。数据存储器SRAM模块、系统时序逻辑控制CPLD模块JTAG接口模块以及电源模块。语音处理DSP模块,DSP处理器选用目前最通用的TI公司的TMS320VC5402 16 位处理器TMS320VC5402属于第三代定点DSP处理器,是TI公司出品的TMS320VC54x家族中的杰出代表,由于CPU具有改进的哈佛结构、低功耗设计和高度并行的特点,使得本系列DSP芯片得以实现了低功耗、高性能,其结构非常适合于实时信号处理,主要应用于无线通信系统中.

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !