NB6L16 时钟/数据接收器/驱动器/转换器缓冲器 2.5 V / 3.3 V多电平输入至差分LVPECL / LVNECL

KANA 发表于 2019-07-31 18:02:19

数据: 数据表:时钟或数据接收器/驱动器/转换器缓冲器,2.5V / 3.3V多电平输入至差分LVPECL / LVNECL

NB6L16是一款高精度,低功耗ECL差分时钟或数据接收器/驱动器/转换器缓冲器。该器件在功能上等同于EL16,EP16,LVEL16和NBSG16器件。输出转换时间为70 ps,非常适合高频,低功耗系统。该器件适用于背板缓冲,GbE时钟/数据分配,光纤通道分配和SONET时钟/数据分配应用。

输入接受LVNECL(负ECL),LVPECL(正ECL),LVTTL,LVCMOS,CML或LVDS。输出为800 mV ECL信号。
VBB引脚是内部产生的电源,仅适用于此器件。对于单端输入条件,未使用的差分输入连接到V BB 作为开关参考电压。 VBB还可以重新连接AC耦合输入。使用时,通过0.01 mF电容去耦VBB和VCC,并将电流源或吸收限制在0.5 mA。不使用时,VBB应保持打开状态。
特性
  • 输入时钟频率6 GHz
  • 输入数据速率频率6 Gb / s
  • 低12 mA典型电源电流
  • 70 ps典型上升/下降时间
  • 130 ps输入传播延迟
  • ECL单端输入的片上参考 - V BB 输出
  • PECL模式工作范围:V CC = 2.375 V至3.465 V,V EE = 0 V
  • NECL模式工作范围:V CC = 0,V EE = 2.375 V至3.465 V
  • 打开输入默认状态
  • LVDS,LVPECL,LVNECL,LVCMOS,LVTTL和CML输入兼容
  • 功率受限的PC附加卡的低功耗时钟缓冲
应用
  • 背板数据缓冲
  • LVDS,CML之间的信号转换,LVTTL或LVCMOS到LVPECL

电路图、引脚图和封装图




技术文档

数据手册(1)

收藏

相关话题
文章来源栏目
+加入圈子

评论(0)

加载更多评论

参与评论

分享到

QQ空间 QQ好友 微博
取消