NB4N111K是差分输入时钟1至10 HCSL扇出缓冲器,针对超低传播延迟变化进行了优化。 NB4N111K在设计时考虑了FBDIMM应用的HCSL时钟分配。输入可以接受差分LVPECL,CML或LVDS电平。使用适当的VREFAC电源可接受单端LVPECL,CML,LVCMOS或LVTTL电平(参见图5,10,11,12和13)。时钟输入引脚在管芯终端电阻上包含一个内部50欧姆。
| 特性 | 优势 |
- 典型输入时钟频率:100,133,166,200,266,333和400 MHz
| |
| | |
- 工作范围:VCC = 3.0 V至3.6 V,VEE = 0 V
| |
| |
| |
- delta tpd 100 ps每个D的最大传播延迟变化ifferential Pair
|
| |
| 应用 | 终端产品 |
- HCSL FBDIMM存储器CLOCK缓冲器
- 通用高性能HCSL扇出缓冲器
- 时钟分配
- PCIe I,II,II
- 网络
- 高端计算
| |
电路图、引脚图和封装图
![]()