HT48R05A-1复位电路

控制/MCU

1888人已加入

描述

复位电路

    有三种方法可产生复位:

    · 在正常运行期间由RES引脚产生复位
    · 在HALT期间由RES引脚产生复位
    · 在正常运行时,由WDT溢出复位

    在HALT期间WDT溢出是不同于其它的复位操作条件,因为它可执行“热复位”,结果只能使程序计数器PC和堆栈指针SP复位,而别的寄存器保持原来的状态。在其它复位条件下,某些寄存器保持不变。当复位条件满足时,极大多数的寄存器被复位到“初始状态”。通过测试PD标志位和TO标志位,程序能分辨不同的系统复位。

 HT48R05A-1 复位方式
TO PD 复位条件
0 0 上电复位
u u 正常工作时RES复位
0 1 RES时唤醒HALT
1 u 正常工作时,WDT溢出复位
1 1 WDT溢出从HALT唤醒


    为保证系统振荡器起振并稳定工作,SST(系统启动定时器)当系统复位(上电,WDT定时溢出或RES)或中HALT状态唤醒时,提供额外延迟1024个系统时钟脉冲。



    当系统复位时,SST延迟被加到复位周期中。任何来自HALT的唤醒都将允许SST延迟,系统复位时各功能单元的状态如下表所示:

 HT48R05A-1 复位状态
PC 000H
中断 禁止
前置分频器 清零
WDT 清零,在主系统复位后,WDT开始计数
定时/计数器0/1 停止
输入输出口 输入模式
堆栈指针SP 指向堆栈顶部


    特殊功能寄存器状态表
打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分