目前有哪些性能强大的FPGA开发板

可编程逻辑

1363人已加入

描述

随着人工智能、深度学习在市场越来越受欢迎,除了GPU、众多独角兽公司的AI专用芯片,FPGA同样是深度学习的热门平台之一。本文将给大家介绍5款强大到不可思议的FPGA开发板,当然价格也是高的离谱,肯能对于大多数工程师来说,这些属于求而不得的高端“玩具”。

Intel Stratix 10开发套件是包含各类软硬件的完整设计环境,用于评估Stratix 10 FPGA的功能。该套件可用于通过符合PCI-SIG的开发板来开发和测试PCI Express 3.0设计。使用这些开发板可开发和测试由DDR4、DDR3、QDR IV和RLDRAM III存储器组成的存储器子系统。通过使用FPGA夹层卡 (FMC) 连接器与FMC夹层卡连接,还可以开发模块化和可扩展设计。该套件支持JESD204B、Serial RapidIO、10Gbps以太网 (10GbE)、SONET、通用公共无线电接口 (CPRI)、OBSAI等诸多协议。

开发板板载的主要FPGA是Intel公司的Stratix 10系列产品,相比前一代产品成本提供2X性能和超低功耗,具有几个开创性的创新如新型的HyperFlex和架构,能满足日益增长的带宽和处理性能,从而满足功率预算。嵌入硬件系统基于四核64位ARM Cortex-A53,采用Intel 14-nm Tri-Gate (FinFET)技术和混合性3D片上系统(SiP)技术,单片核多达550万和逻辑单元,多达96个全双工收发器,数据速率高达28.3Gbps,主要用在计算和存储,网络设备,光传输网络,广播,军用雷达,医疗设备,测试和测量以及5G无线设备,ASIC原型。

Intel的全新系列Stratix 10产品可以说是非常具有跨时代意义的,另外此系列的产品产品性也非常丰富,方便各种需求的公司选择。确切的说,ADS8-V1 评估板并不是一块专为FPGA评估的板卡,而是为了支持ADI公司高速数据转换,当连接到指定的 ADI 高速 ADC 评估板时,ADS8-V1 可用作数据采集板。ADS8-V1 上的 FPGA 设计用于支持最高速 JESD204B 模数转换器,可充当数据接收器,同时 ADC 为数据发射器。

ADS8-V1EBZ接口外设如下:Xilinx Kintex Ultrascale XCKU040-3FFVA1156E FPGA一(1)个FMC +连接器一(1)个FMC +连接器支持二十(20)个16Gbps收发器DDR4 SDRAM简单的USB 3.0端口接口ADI强大的数据采集评估板可以应用于航空航天和防务、电子监控和对抗、仪器仪表和测量、通信测试设备、信号发生器(通过射频传输音频)、5G领域等。

英特尔

REFLEX CES XpressVUP-LP9P是基于Virtex Ultrascale + VU9P FPGA的低配置PCIe网络处理FPGA板,专为HPC等网络应用而设计。该板提供2组DDR4,2组QDR2 +存储器和2个QSFP28网箱,用于多个10GbE / 40GbE / 100GbE网络解决方案。其主要的功能包括了:PCIe Gen3 x16、Xilinx Virtex UltraScale + VU9P FPGA、板载两个DDR4和两个QDR2 +独立组、两个QSFP28光纤笼用于多网络解决方案、具有16个通道,8 Gb/s链路速率的PCIe接口(Gen3)等。

Xilinx Virtex UltraScale + 16nm FPGA:XCVU9P-L2FLGB2104E(生产)XCVU9P-L2FLGB2104E(生产)2,6 M系统逻辑单元270 Mb UltraRAM(UltraScale +提供高密度,双端口,同步存储器模块)用于外部Xilinx USB电缆的JTAG连接器双四SPI(x8)配置模式的2x Nor Flash通讯接口。

PCI Express x16(第1,2或3代)2 x QSFP28四光纤笼(2 x 4 XCVR:每条链路28 Gb/ s),支持10GbE / 40GbE / 100GbEQSFP28模块支持的其他协议存储板载DDR4,2x组64位+ 4位ECC,总共8GB板载QDR-II +,2x存储区,18位,总共144Mbits功率

板载可编程PLL振荡器(Si5345),高度灵活和可配置的时钟发生器。板载高精度振荡器为精确时间协议(PTP)以太网提供时钟精确20MHz-0.05ppm,同步协议标准化IEEE 1588一个用于PPS(每秒脉冲)的同轴连接器,允许多个电子部件同步REFLEX CES XpressVUP-LP9P硬件框图如下图所示:

值得一提的是,XpressVUP在POWER9 CPU主机处理器(IBM)上支持CAPI 2.0,并且还支持IBM SNAP框架,只需很少的FPGA专业知识,SNAP框架允许应用工程师在服务器环境中快速创建基于FPGA的加速程序。它使用IBM CAPI 2.0接口,该接口可在标准PCIe物理通道上运行,但具有CPU和FPGA之间较低延迟和一致内存共享的优势。NetFPGA-SUME是Digilent,剑桥大学和斯坦福大学之间的合作项目,是高性能和高密度网络设计的理想平台。

NetFPGA-SUME采用赛灵思Virtex-7 690T FPGA,支持30个13.1 GHz GTH收发器,四个SFP + 10Gb/s端口,五个独立的高速存储器组,由500MHz QDRII +和1866MT / s DDR3 SoDIMM器件构建,以及一个八通道第三代PCIe,可提供超大的吞吐量,并可支持大量高速数据流FPGA架构和存储器件,其它功能包括在FMC和QTH扩展连接器以及SATA端口上共展示20个收发器。

NetFPGA-SUME的主要任务是为学生,研究人员和开发人员提供最先进的网络平台,无论是学习基础知识还是创建新的硬件和软件应用程序,该板可轻松支持四个10Gb/s以太网端口上的同时线速处理,并可在板上操作和处理数据。FPGA的强大还是在于其超灵活的可编程能力,随着人工智能越来越受市场的喜爱,无论是GPU还是专用的AI芯片都不可能像FPGA这样便于新进入这个领域的企业折腾、创新,带着这种与生俱来的优势,相信FPGA的春天还很漫长。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分