cadence仿真带串容的差分线出现波形的漂移原因和解决办法

布线技巧与EMC

27人已加入

描述

onsky111问:
    在sigxp中,带串容的差分线仿真时会出现差分波形的漂移,请问谁知道为什么会这样?比如,不加串容,差分线会很好的对称,加了以后,差分线可能一高一低。

winworm答:
    是存在这样的情况,差分对中究竟是哪个高,哪个低,取决于第一个驱动波形时,哪个串联电容上先充上电,也就是这次充电,导致电容的初始状态不一样。如果把第一个驱动波形反相,则差分对的高、低会换位。
解决办法有两个:
    1、给定电容合适的初始电压值。
    2、仿真较长一段时间后,高、低波形趋于重合。


具体讨论请到http://www.pcbbbs.com/dispbbs.asp?boardID=4&ID=77063&page=1

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分