SAN JOSE - Xilinx公司正在通过提供一种技术使其基于Web的开发工具套件得到支持,该技术使系统设计人员能够在其最先进的FPGA之间即时创建高速接口。
称为SelectLink,该工具自动生成定制用于芯片间数据通道的Verilog源代码和测试平台,支持多个引脚上每秒高达80千兆位的聚合带宽。
SelectLink借鉴了Xilinx的Spartan-II,Virtex和Virtex E系列的标准功能,例如延迟锁定环(DLL),Block RAM以及可编程SelectI/O和SelectI/O +技术。 Xilinx表示,SelectLink技术可用于创建一个系统,每个引脚的吞吐量超过每秒311兆比特,总线宽度可达256个引脚。
SelectLink技术由两个主要模块组成。发送器模块创建数据宽度转换FIFO,其具有不同宽度的读写总线。据该公司称,这提供了一种将数据从内部总线汇集到更窄的外部总线的有效方法。
接收器模块反转发射器模块执行的漏斗和数据速率转换,并执行必要的数据移位,使其与信号时钟对齐。
可从www.xilinx.com/applications/slcv/selectlink.htm
访问SelectLink技术工具。
全部0条评论
快来发表一下你的评论吧 !