PCB损耗评估
印刷电路板(PCB)痕迹具有可能具有的损耗对传播的高速数字信号影响很小或显着。
当这种损失可以忽略不计时,可以简化建模和仿真任务。下面的图1和图2说明了这个概念。
图1描述了两种常见的PCB走线几何结构。这种传输线的导体和介电元件都会引入损耗,这可能会降低信号幅度,边缘速率,噪声容限和系统时序(参见参考文献[1]和[2])。
图2a显示了当线条理想时(参考文献[3])具有微带线或带状线迹的集总模型表示损失可以忽略不计。图2b展示了一种更复杂的传输线建模,适用于需要考虑损耗的情况。在图2中,元件R,L,C和G分别代表线路的串联电阻,电感,并联电容和并联电导。
重要的是要评估线路损耗何时足够小而不能忽略,原因如下:
传输线损耗包含导体和介质损耗。导体损耗可以反过来分解为DC电阻加上趋肤效应损耗,随着频率的增加后者变得更加显着。在足够高的频率(超过1GHz)下,介电损耗与频率成比例的影响倾向于超过欧姆电阻(频率无关)以及趋肤效应(其随频率的平方根变化)。此属性有助于确定损失何时可忽略不计的经验法则。
经验法则推导
衰减系数(参考与介电损耗相关的[4])由下式给出:
实例
当信号上升/下降时间Tr = 0.3 nS时,走线长度L不应大于27英寸,如果Tr = 0.1 nS则L不应超过9.0英寸,以便PCB损耗可以忽略不计。
摘要
如上所述,与PCB损失评估相关的经验法则非常有用。在高频情况下,当介电损耗可以作为主要传输线损耗元件出现时,下面的简单推导公式可用于区分无损与损耗迹线:
L/Tr <>
(L为英寸,Tr为nS)
全部0条评论
快来发表一下你的评论吧 !