英特尔调整Tiger Lake移动处理器的缓存结构,计划提高移动CPU效率

电子说

1.3w人已加入

描述

12月2日消息,据报道,早在Skylake微架构发布时,英特尔就开始在HEDT系列处理器中调整其CPU的缓存结构。现在根据Geekbench的说法,英特尔即将发布的10nm Tiger Lake移动处理器也将进行类似的缓存结构调整。

据介绍,在Skylake-X的HEDT处理器中,英特尔减少了L3缓存而增加了低延迟的L2缓存。在Tiger Lake-Y系列处理器中,英特尔可能会在L1、L2和L3缓存上带来全面改进。以前,移动和桌面CPU采用的是相同的缓存结构,但是通过重新设计缓存,英特尔计划提高移动CPU的效率。

根据Geekbench的数据,Tiger Lake-Y 有4个核心和8个线程。该芯片的特点是大大改变了缓存结构,每个核心拥有1,280KB的L2缓存,L2缓存总量达到了5,120KB,相比前代实现了400%的提升,除此之外L3高速缓存也总共增加了12MB。

在L1高速缓存方面,英特尔已经将L1指令高速缓存的大小提高到了48KB,但是L1数据高速缓存仍然是32KB。外媒预测,Tiger Lake有望带来PCIe 4.0新特性和Intel Xe 核显。

责任编辑:gt

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分