数字电路中应用高频去耦电容抑制电磁干扰的方法

电子说

1.3w人已加入

描述

(文章来源:深讲电磁兼容)
       对于电源线回路的电磁辐射,去耦电容是最有效的方法。

这个方法的思路是:当逻辑电路输出状态变化时,导致的电源线与地线之间的瞬间电流,由去耦电容来提供,只要去耦电容与电路芯片之间形成的回路面积很小,就可以降低电磁辐射。

很多设计师可能会说,我们在数字电路芯片的旁边都安装了去耦电容。但是,去耦电容要真正起到应有的作用,需要注意很多细节。

最关键的是,去耦电容要具有良好的高频特性,也就是去耦电容能够提供高频电流。特别是当今数字电路的工作速率越来越高,这意味着需要的电流频率越来越高。

有经验的设计师会使用大电容和小电容并联的方法来满足较宽频率范围内的要求,但是这会带来其他问题。目前流行的方法是,用多个容量相同的电容并联起来形成一个较大容量的电容。

还有一些新型的器件也具有很好的高频特性,例如,三端电容。

另外,是用扩谱时钟技术同样可以减小这类电磁辐射。
      (责任编辑:fqj)

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分