电子说
5月14日, Cadence宣布基于中芯国际14nm工艺的10Gbps多协议PHY研发成功,这是行业首个SMIC FinFET工艺上有成功测试芯片的多协议SerDes PHY IP。
据介绍,该多协议SerDes PHY IP具有很强的灵活性,在保证PPA不损失的情况下对设计进行了简化。它采用了Cadence经过大量量产验证的Torrent架构,可以有效的帮助客户降低产品风险,缩短产品上市时间。
图 1 测试芯片和实际运用场景模拟演示
这个PHY IP可以在单个macro上运行多种协议,支持从 1Gbps 到 10.3125Gbps的连续速率,适用于PCIe (Gen 1/2/3),USB 3.1 (Gen1/2),Display Port Tx v1.4,Embedded DisplayPort Tx v1.4b,JESD204b(max 10.3215Gbps),10GBase-R,XFI,SFP+,RXAUI,XAUI,QSGMII/SGMII,以及 SATA 3 (Gen 1/2/3) 等协议。PCS支持PIPE 4.2接口。
Cadence多协议SerDes PHY IP的主要特性包括,独立链路的多协议支持、支持PCIe L1 sub-states、片上终端电阻自动校准、支持SRIS和内部SSC生成、支持多达16 通道(lanes)、支持分叉模式(bifurcation)、支持内外部时钟源动态检测、SCAN,BIST,串/并行环回功能。
这个多协议SerDes PHY IP可以快速、轻松地集成到SoC系统中,可以与Cadence 或第三方PIPE兼容的控制器进行无缝对接。多协议SerDes PHY IP为高要求运用的客户提供了一个低成本、多功能、低功耗的解决方案。不仅为SoC集成商提供卓越的性能与灵活性,同时能够满足高性能的设计要求。
除了10G多协议 SerDesPHY IP,Cadence 在2019年9月还发布了SMIC14nm工艺的DDR PHY IP,它采用SMIC自有标准库单元,支持DDR3/4/LPDDR3/4/X协议,最高速度可达4266Mbps。SMIC14nm DDR PHY IP 已经通过了各项功能和性能的验证,并且已经运用在多个客户的产品设计上。
Cadence表示,未来还会推出更多SMIC先进工艺的IP,以满足客户多样化的需求。
责任编辑:gt
全部0条评论
快来发表一下你的评论吧 !