采样保持电路原理(S/H)

AD技术

11人已加入

描述

采样保持电路(S/H)原理

A/D转换需要一定时间,在转换过程中,如果送给ADC的模拟量发生变化,则不能保证精度。为此,在ADC前加入采样保持电路,如图8-30所示。采样保持电路有两种工作状态:采样状态和保持状态。
采样状态:控制开关K闭合,输出跟随输入变化。

保持状态:


采样 

ADC1210是无三态输出锁存功能的A/D转换器,如图8-28所示,是12位逐次逼近式ADC,转换时间100微秒。它的数据线不能与系统数据总线直接连接,必须通过两个具有三态锁存能力的74LS244接到数据总线上,如图8-29所示。其中:
D11~D0:数据输出线。数据结果为二进制反码。输出有锁存, 但无三态功能à 接口电路中应加三态缓冲器(用 74LS244)。
SC: 启动信号。脉冲启动,要求SC的宽度等于时钟周期 ,用“与非门RS触发器”保证与时钟信号同步。
CC: 转换结束信号。低电平有效,它一直持续到下次启动转换为止。
.ADC570概述采样
  AD570是一个用电平启动的8位逐次比较型ADC,转换时间25μs,精度±2LSB。芯片内含:D/A转换电路、时钟脉冲、比较器、逐次逼近寄存器SAR、缓冲寄存器。其引脚如图8-25所示。
DB7~DB0:数据输出线。AD570内部有三态缓冲寄存器,但该寄存器不是外部可控的,在A/D转换结束时,该寄存器自动接通,在CPU读走数据前,数据输出线上一直有信 号输出。因此,接口电路中应设计附加的、外部可控的三 态缓冲器,该附加缓冲器仅在CPU读取数据时选通。
AIN:模拟量输入。单端。可以是单极性或双极性,由15脚BOF (Bipolar OFF)选择: BOF接地;单极性,输入范围0~+10V。 BOF悬空;双极性,输入范围-5V~+5V。
B/C:启动信号(BLANK/CONV)。电平启动。

DR:转换结束信号(DATA READY

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分