莱迪思的Lattice Propel开发工具进一步实现FPGA开发自动化

可编程逻辑

1360人已加入

描述

低功耗FPGA大厂莱迪思半导体(Lattice Semiconductor)近日推出全新FPGA软件解决方案Lattice Propel,提供扩充RISC-V IP及更多类型周边组件的IP函式库,并以「按建构逐步校正」(correct-by-construction)开发工具协助设计工作,进一步实现FPGA开发自动化。

莱迪思最新推出的Lattice Propel开发工具包含两大特色:IP整合工具Lattice Propel Builder,以及软件开发工具Lattice Propel SDK。

Lattice Propel Builder透过提供更完备的GUI和命令行工具,让FPGA开发商能够轻松以拖移IP区块(block)方式进行处理器设计,该开发环境更能自动联机并产生代码,例如Verilog。

Lattice Propel SDK则具备软件套件建构、编译、分析和除错的应用程序,并以软件函式库与开发板级提供支持,让软件开发人员能在硬件就绪前进行软件设计,加速产品上市时程。

莱迪思半导体亚太区现场技术支持总监蒲小双表示:「Lattice Propel是首个支持RISC-V的基于闪存和SRAM的FPGA平台,透过优化RISC-V核心,莱迪思推出的最新FPGA开发环境能协助进行更高效能与更小尺寸的处理器开发工作。」

他进一步表示,开源指令集架构RISC-V在嵌入式应用中广泛获得采用,Lattice Propel首款支持的组件MachXO3D也能开放设计软件指令集,以RISC-V架构进行设计能方便实现软件迁移,增加设计弹性。

目前Lattice Propel支持八个IP核心,包含一颗支持RISC-V RV32I,以及四颗可支持AMBA总线架构(Advanced Microcontroller Bus Architecture)的核心。

责任编辑:gt

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分