NVIDIA的Mellanox将采用经验证的DesignWare DDR5/4 PHY IP核

描述

重点

● 高质量DesignWare DDR PHY IP核为NVIDIA提供无与伦比的性能、延迟和电源效率

       ● DDR PHY支持DDR5/4的每个通道多个DIMM,满足NVIDIA的网络数据速率和内存容量要求

      ● 基于固件的现场可升级训练可提高通道的稳定性和可靠性,并且有助于算法更新,从而降低采用新内存协议的风险      

      新思科技(Synopsys)近日宣布,NVIDIA的网络业务部门Mellanox将采用经验证的DesignWare DDR5/4 PHY IP核,以满足其针对高性能计算和人工智能应用的InfiniBand网络芯片不断变化的内存需求。NVIDIA正在高性能和云计算领域增加投入,凭借高达80位数据路径和对每个通道多个DIMM的支持,DesignWare DDR5/4 IP核可满足NVIDIA基本数据速率和内存容量的要求。作为新思科技广泛的内存接口IP核组合的一部分,DesignWare DDR5/4 PHY IP核由控制器、PHY和各种工艺的验证IP核组成,支持所有必备功能,有助于Mellanox将这些IP核整合到其ASIC和芯片中,降低相关风险。

     DesignWare DDR5/4 PHY IP核提供基于固件的训练,无需更改硬件即可进行现场升级,从而帮助客户降低采用新协议的风险。基于固件的训练也有助于使用复杂的训练模式,在系统层面上支持最高裕度和通道可靠性。就功率效率而言,DDR5/4 PHY IP核提供多个低功率状态、具有较短的退出延迟、多个预训练状态和可实现动态频率调整功能。          

“用于数据密集型网络和人工智能应用的高性能ASIC和芯片,需要可有效降低性能瓶颈的高带宽片外存储器技术。DesignWare DDR5/4 PHY IP核以最高数据速率运行,具有基于固件的训练等差异化功能,使NVIDIA等公司能够以更低的风险在其设计中部署最新功能。”

—— John Koeter

解决方案事业部营销高级副总裁 新思科技    

“长期以来,我们一直将新思科技的高质量IP核集成到我们的芯片中,因此我们选择将DesignWare IP核整合到我们具有网络计算功能的最新InfiniBand解决方案中。新思科技的DDR PHY IP核是市面上的最佳解决方案,既能满足我们严格的内存需求,也能为我们提供实现差异化产品所需的质量、容量和性能。”

—— Shlomit Weiss

Mellanox业务工程部高级副总裁 NVIDIA    

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分