希捷公布基于RISC-V架构设计的两款全新处理器

电子说

1.2w人已加入

描述

近两年,开源开放的RISC-V指令集架构成为行业新宠,诸多科技巨头纷纷研发自己的RISC-V架构处理器。现在,硬盘巨头希捷公布了基于RISC-V架构设计的两款全新处理器,可加快数据中心和边缘的实时分析。

事实上,虽然希捷的核心产品是硬盘,但是对于芯片设计经验丰富,硬盘中的很多控制芯片都是希捷自己的,仅仅在过去一年,希捷就交付了近10亿颗集成了RISC-V内核的芯片。

希捷新设计的两款RISC-V处理器,其一支持开放标准的内核,旨在实现高性能,已在机械硬盘中完成了功能验证,另一款则用于面积优化,已完成设计,正在构建。

与当前解决方案相比,新的高性能内核可将实时的、关键的硬盘工作负载性能提升高达3倍,另外还支持高级伺服(移动控制)算法,用于控制磁头在邻近磁道之间的移动,可实现更精细的定位。

面积优化型内核具备可灵活配置的微架构、功能集。经过优化的内核既优化了封装面积,也降低了功耗,从而辅助或支持后台工作负载。

它还可以执行安全敏感型边缘计算操作,包括新一代后量子加密。

两款处理器都集成了RISC-V的安全特性,在边缘端、云端都可以带来更强大的数据可靠性、安全性、移动性,而希捷本身也是OpenTitan(安全芯片设计开源项目)的成员之一。

值得一提的是,另一大硬盘巨头西数也在2018年底就发布了基于RISC-V指令集的自主通用架构SweRV、开源的SweRV指令集模拟器(ISS),并向第三方芯片厂商开放,2019年底又发布了两款微控制器专用CPU SweRV Core EH2、SweRV Core EL2。

责任编辑:PSY

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分