芯片高速仿真的创新

EDA/IC设计

1063人已加入

描述

芯片高速仿真的创新

 目前IC设计中,软件工作量越来越大(图1),在65nm设计成本统计中,软件已占50%,验证占30%,其他还有样机、确认(Validation)、物理、架构。随着工艺节点向45nm、32nm、22nm发展,软件的比例将超过50%,同时验证工作量将维持30%左右。可见,由于软件的增长将使软硬件协同仿真成为一个重要环节。当前,CPU、图形、无线、DTV/STB、数码相机/摄像机、多功能打印机等芯片需要软硬件协同仿真。

芯片

  在Gary Smith EDA公司《2009年RTL市场趋势分析报告》中指出,EVE公司领导着IC设计领域的加速和仿真市场。

  2009年12月,EVE公司推出了适合用于10亿门及以上的ASIC软硬件协同仿真器Zebu-Server,特点是易于开发、执行速度高、自动编译、多模式/多用户能力、价格较低。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分