SubLVDS技术简介

半导体器件

122人已加入

描述

SubLVDS技术简介

LVDS是一种低摆幅差分信号技术,使用非常低的幅度信号,通过一对差分PCB连线或者平衡电缆传输数据,它可以达到每秒数百兆比特以上的传输速率,而且具有很多优点:恒定的驱动电流、低功耗、简单的PCB板的设计、良好的抗电磁干扰,对于电源、地、外部环境的噪声的不敏感等。在国际标准ANsI/EIA一644中,主要定义了LVDS的电特性,并建议了655 Mbps的最大速率和1.823 Gbps的无失真媒质上的理论极限速度;在IEEE P1596.3中,主要面向SCI(Scalable Coherent Interface),定义了LVDS的电特性,还定义了SCI协议中包交换时的编码。在两个标准中都指定了与物理媒质无关的特性,这保证了LVDS能够成为多用途的接口标准。

SubLVDS(如图1所示)作为LVDS的发展,采用低摆幅电流模式传输系统,同传统的电压模式相比较,在达到几乎相同的性能水平时,由于有比传统模式更好的抗电源噪声能力,它可以在噪声容限低得多,而且摆幅也低得多的情况下工作。设计一个高效电流模式电路的主要挑战是静态功耗,但这在超高速网络中不成问题,因为这时的动态功耗往往起主要作用。再者,此处采用了更加先进的工艺,将供电电压从2.5 V降到1.8 V,输出电压摆幅从350 mV降为150 mV,从而可以达到更低的功耗和提供更高的传输速率。

SubLVDS驱动电路

驱动电路是SubLVDS中的重要部分,其功能是实现将输入的CMOS信号转换为差分输出信号,使得在传输过程中,抗噪特性更好。本研究中的驱动电路主要分为2部分:pre.driver和transmitter。

SubLVDS驱动电路的设计:http://www.elecfans.com/soft/49/52/2010/2010042173735.html

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 相关推荐
  • 热点推荐
  • SubLVDS

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分