TTL或CMOS集电极开路输出的功耗

模拟技术

2433人已加入

描述

用来计算TTL集电极开路输出电路静态功耗的公式如下:

CMOS

其中:VT=上拉电阻的有效端接电压
      R=端接电阻的有效值
      VHI=高电平输出(通常等于VT)
      VLO=低电平输出
      VEE=输出晶体管的射极(或源极)的电源电压
      P静态=输出驱动器的功耗

BTL系列的收发器使用集电极开路驱动器,上拉电阻与+2.0V相连。逻辑工作电平为+2.0V和+1.0V。BTL驱动电路包含一个肖特基二极管(见图2.11中的D1),与它的输出引脚串联。当Q1截止时此二极管反向偏置,形成一个非常低的输出电容,典型值为6.5PF。低输出电容是BTL技术的主要优势。

CMOS

在三态时,推拉输出电路总是用一个反向偏置的基极-发射极PN结与线路相连。PN结的结电容必须足够大,以便能提供大的输出驱动电流,它远远大于一般的输入电容。与之相反,BTL驱动电路在转为OFF状态时的电容非常小。

本文地址:http://www.elecfans.com/article/analog/2010/20100601218778.html

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分