测试/封装
该ADN4670是一款低电压差分信号传输(LVDS)时钟驱动器,扩展的差分时钟输入信号到10差分时钟输出。该设备使用简单的可编程串行接口,从而使两个时钟输入可以选择(CLK0/CLK0或CLK1/CLK1)和任何差分输出(Q0/Q0至Q9/Q9)可以启用或禁用(三态)。该ADN4670是专为50Ω传输线的环境中使用。
当EN为使能输入高,该设备可能支持程序性的时钟将移位寄存器的11位数据。首批10位确定输出启用(0 =禁用,1 =启用),而11位选择的时钟输入(0 = CLK0,1 = CLK1)。一个12时钟脉冲传输数据从移位寄存器控制寄存器。
该ADN4670是完全规定工作在工业温度范围,采用32引脚LFCSP封装。
应用
时钟分配网络
特性
低输出偏移<30 ps的(典型)
差分时钟输入分发1至10 LVDS时钟输出
可编程的两个差分时钟输入可以选择一(CLK0,CLK1)和个人差分时钟输出启用/禁用
信号速率可达1.1 GHz(典型值)
2.375 V至2.625 V电源电压范围
± 100 mV的差分输入阈值
输入共模范围从轨到轨
I / O引脚万无一失了在断电:VDD的= 0 V开始
提供32引脚LFCSP封装
工业操作温度范围:-40 ° C至+85 ° C的
全部0条评论
快来发表一下你的评论吧 !