Pericom推出专为PCIe 3.0技术开发的ReDriv

新品快讯

29人已加入

描述

  Pericom Semiconductor Corporation日前宣布:推出面向PCI Express (PCIe) 3.0的 ReDriver信号调节(signal conditioner)、信号交换(signal switch),频率产生和缓冲器(Buffer)产品线。

  新一代的PCIe 3.0规格制定了最高达8Gbps的工作速度,和现有的PCIe 2.0的5Gbs相比速度提高了60%;同时新规格因为拥有更高效的编码方式,使其数据传输速度更提高达100%。许多现存的5Gbs系统因为信号完整性的问题,已经需要使用信号调节解决方案才能良好的运作。新的8Gbs高速信号在PCB板和缆线中会遇到更严重的信号完整性的问题,这些问题将会影响下一代设计系统稳定性和性能。

  为了解决这项难题,Pericom将提供了两款专为PCIe 3.0技术所开发的ReDriver信号调节芯片(PI2EQX8804和PI2EQX8864),它们能够恢复信号的完整性,从而提升系统稳定度。与其它各种更复杂的解决方案相比较,它们简化了设计、降低了耗能、实现了稳定可重复的EQ设定并降低了成本。PI2EQX8804与今天在5Gbs上广为使用的相似产品(PI2EQX5804)可针脚兼容,因此为下一代系统的设计师提供了更大的设计灵活性和更多的升级选择。

  


  “Pericom很荣幸能加入到率先针对新兴的PCIe 3.0应用推出多款产品解决方案的供货商的行列。”Pericom资深市场副总裁刘效宏(Gerry Liu)博士表示,“由于过去在PCIe 2.0产品线的巨大成功与丰富经验,我们的一线客户已经在他们的下一代服务器、储存设备和嵌入式平台上评估我们的PCIe 3.0解决方案。”

  Pericom也提供了另外两款兼容PCIe 3.0规格信号交换产品方案,可使8Gbs的高速信号在线道至线道(lane to lane)或连接器至连接器交换,它们具有低延迟、低功耗和低信号损失等特点。这条产品线的两款产品提供了flow-through方式(PI3PCIE3412)和fold-back方式(PI3PCIE3415)的针脚选项,可让信号路线和PCB板布线设计达到最佳化。这两款芯片产品都使用非常省空间的9mmx3.5mm TQFN封装。

  作为一个完整的PCIe 3.0解决方案供应商,Pericom的频率解决方案包括两款低抖动(jitter)的、兼容于PCIe 3.0规格的时钟发生器:即双输出端口的PI6C557-03B和4输出端口的PI6C557-05B。同时,Pericom还推出了两款时钟缓冲器(clock buffer)产品:即1:4的PI6C20400B和1:8的PI6C20800B。这两样时钟发生器提供了极低的0.45pS RMS相位噪声(典型值) ,可以降低整个系统的位错误率(Bit Error Rate)。另外两时钟缓冲器产品能够复制并分配多个低抖动的PCIe规格100MHz频率信号。另外加上Pericom的低抖动SHPCIe100 XO产品,客户可以为他们的平台设计完整的、具有优异信号噪声余量(jitter margin)的、符合PCIe 3.0规格的频率信号解决方案。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分