新思科技近日宣布其工程变更命令(Engineering Change Orders, ECO)解決方案Tweaker ECO获得群联电子的采用,有效协助该NAND控制芯片及储存解决方案领导厂商实现卓越的设计到签核运算能力,并加速其下一代大型设计的设计周转时间。这项突破性技术让群联电子成功将芯片设计周期的ECO迭代减少 50%,并将整体ECO周转时间缩短3倍,确保其设计团队针对大型设计容量具有设计灵活性,同时在人工智能(AI)、数据中心、汽车电子、超级连接、超级运算、工业和消费等设计应用上,也达到理想的功耗、性能和面积 (PPA)优化目标。
随著芯片设计的尺寸和复杂性不断增加,传统ECO工具面临更多提升运算能力、增加机器储存和存储器容量的需求。采用层次化设计等传统的ECO策略与工具,常常无法将大型设计所需的存储器、储存空间和运行时间降至最低,从而影响到设计的生产力。而新思科技Tweaker ECO的全新Gigachip Hierarchical技术, 能够大幅缩短周转时间并减少数百个千兆字节的存储器,同时带来可预测的设计收敛以及更少的ECO迭代,并保证其准确性。具备Gigachip Hierarchical的ECO技术提供了可预测的层次式收敛(Hierarchical Convergence),经优化后能在单一机器上同时执行超过1亿个器件单元的设计和数百个多模式场景,相较于传统的ECO流程,该技术能大幅降低所需的硬件资源。
先进节点的设计具有严格的PPA门槛,因此不能容许时序错误和冗长的ECO收敛时间。透过部署具备Gigachip Hierarchical技术的新思科技Tweaker ECO,我们以超过三倍的速度大幅改善了从设计到签核的生产力、效率和上市时间的目标。借由与新思科技签核产品组合的深度整合,我们的设计团队不仅确保一次流片成功,还大大减少了设计迭代的次数以及所需的存储数量。对我们的客户而言,这是一个了不起的里程碑,而我们也期望能继续与新思科技合作,为不断演进的半导体产业持续创造新一代的设计。
张家源群联电子处长
随着大量支持AI软件的投资与定制化芯片的开发,签核场景的数量相应提高,加上先进工艺节点的物理复杂性不断提升,快速准确的ECO收敛成为芯片实现过程中关键且持续成长的一环。Tweaker ECO运用了创新的Gigachip Hierarchical ECO技术, 能以更快速的执行时间、更少的存储器以及可扩展的架构来处理市场上的大规模芯片。比起传统的ECO流程,Tweaker ECO所需的硬件资源较少,这让群联电子能有效地使用单一机器降低其每次执行的成本,从而使设计的成本降至更低。
随着设计迈向更小的制程节点,设计收敛的挑战因物理场景数量的提高而显著增加。每次出现ECO都可能影响流片的时间表,业界需要一个有效的解决方案以尽早辨识、分析、处理和恢复芯片可靠性问题。Tweaker ECO的Gigachip Hierarchical技术移除了传统的设计障碍并降低了运算成本,让客户得以有效推出大规模芯片设计产品。
Sanjay Bali
新思科技芯片实现事业部副总裁
作为新思科技签核产品组合的一部分,Tweaker是业界首个也是唯一一个具备灵活流程控制和整合GUI的完整ECO解决方案,整合了具备时序和信号完整性分析与签核的业界标准新思科技 PrimeTime 、寄生提取(Parasitic Extraction)业界标准的StarRC以及IC Compiler II 和 Fusion Compiler ,让开发者有信心以更快的设计收敛路径,实现先进制程节点对芯片设计的所有PPA要求。
新思科技Tweaker ECO已经上市。中国领先的数字实现EDA及设计服务企业芯行纪科技有限公司将为中国市场提供新思科技的Tweaker系列ECO(Engineering Change Orders)产品,并为中国IC设计企业提供专业技术支持。
原文标题:迭代减半、速度提升3倍!新思科技Tweaker ECO助力群联电子一次性流片成功
文章出处:【微信公众号:新思科技】欢迎添加关注!文章转载请注明出处。
审核编辑:汤梓红
全部0条评论
快来发表一下你的评论吧 !