分数输出分频器PLL对信息娱乐和仪表板应用的价值

描述

信息娱乐和仪表板系统通常需要多个时钟:处理器时钟、PCI Express 时钟、USB 时钟等——每个时钟都有特定的频率。在信息娱乐和仪表板应用所需的所有时钟中,LCD 面板点时钟可能是最难实现的。目标点时钟频率由 LCD 面板的构造参数决定,例如分辨率、刷新率、活动/非活动像素比等。尽管存在标准的点时钟频率(例如 27 MHz 或 148.5 MHz),但某些 LCD 面板需要非标准频率。我们以两个随机值为例,30.123 MHz 和 40.456 MHz。

传统上,晶体振荡器 (XO) 用于生成系统内的每个时钟。但某些频率(例如我们的 30.123 MHz 和 40.456 MHz 示例)可能难以采购或价格昂贵。 

当今的设计可以依靠集成的可编程时钟发生器(例如汽车级VersaClock® 6E 5P49V60)来解决这个问题。5P49V60 最多可生成 5 个不同的频率,最高可达 350 MHz。由于采用小数输出分频器 (FOD) PLL 技术,该器件适用于生成我们示例中的 30.123 MHz 和 40.456 MHz。

让我们退后一步,更详细地探索 PLL(锁相环)技术。PLL 由相位比较器、低通滤波器、压控振荡器 (VCO) 以及反馈分频器 M 和(在 Versaclock 6E 的情况下)四个输出分频器 N1、N2、N3 和 N4 组成。PLL 调整 VCO 频率,使相位比较器的两个输入“看到”相同的频率。如果来自晶体的信号,例如,25 MHz,连接到相位比较器的一个输入端,而 VCO 的输出,除以因子 M=100,连接到相位比较器的另一个输入端,则PLL 将根据 fVCO = 2500 MHz 的 VCO 频率自行调整。适用于 VersaClock 6E 的 VCO 频率范围为 2500 MHz 至 2700 MHz。

锁相环架构

处理器

传统 PLL 的分频器只能具有整数值。可以通过以下方式生成我们的示例频率 30.123 和 40.456 MHz:(请注意,确实存在其他可能性)

处理器

正如我们所看到的,生成具有足够低误差的输出频率可能很困难。此外,我们只考虑了整数输出除法器的局限性。如果我们想根据可用的晶体频率调整 VCO 频率,则反馈分频器 M 存在类似的限制。

幸运的是,分数输出分压器技术近年来已经发展到可以实现“任意”N1、N2、N3、N4 和 M 比率(在指定设计范围内)。通过将 N1 和 N2 设置为:

处理器

这假设 VCO 频率为 2500 MHz。在这种特殊情况下,5P49V60 在 f1 上的误差为 0 ppm,在 f2 上的误差为 0.5 ppb。(0.5 ppb 远低于晶体谐振器的容差!)有时,VCO 频率可能会影响部件的性能。使用 IDT 的Timing Commander 软件可以找到 VersaClock 6E 的最佳配置。IDT 的现场应用工程师和应用工程师团队帮助微调设备的配置以获得最佳性能。

审核编辑:郭婷

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分