Codasip携手西门子打造RISC-V领域最完整形式验证

电子说

1.3w人已加入

描述

德国慕尼黑,2022年5月——处理器设计自动化领域的领导性企业Codasip宣布:通过采用西门子集团Siemens EDA的OneSpin IC验证工具,扩大了其形式验证解决方案的可用工具范围,以进行全面和彻底的处理器测试。Codasip不断在处理器验证方面投入巨资,以再接再厉为业界提供最高质量的RISC-V处理器半导体知识产权(IP)。

Siemens EDA的OneSpin工具提供了一个先进且无比强大的验证平台,用以解决关键的芯片完整性问题。OneSpin是极为先进的形式验证工具,适用于汽车和其他高完整性处理器应用,能以最少的设置和运行时间来验证设计实现。

得益于其高质量的RISC-V处理器,Codasip在竞争对手中脱颖而出。目前,已经有20亿颗Codasip处理器IP内核投入使用,其中大部分是面向一流客户,因此Codasip必须继续始终如一地提供最高质量的处理器IP。

Siemens EDA芯片设计验证部门战略总监Neil Hand表示:“我们很高兴与Codasip合作,帮助确保其RISC-V处理器IP的高质量,并为我们共同的客户建立优化的解决方案。我们的OneSpin形式验证工具拥有世界一流的技术,包括OneSpin RISC-V验证解决方案,当它们与Codasip创新的RISC-V IP相结合,形成了帮助芯片设计人员快速将高质量产品推向市场的关键力量。”

Codasip的首席营销官Rupert Baines评论道:“坦率地说,一些RISC-V IP在验证方面的糟糕情况令人震惊。开发人员对RISC-V IP质量的担忧合乎情理,这阻碍了它的采用。更高质量和经过形式验证的RISC-V IP将帮助它跨越鸿沟,并大规模地提高其采用率。”

Codasip的验证总监Philippe Luc补充说:“我们为自己严格的验证方法以及强大的内部验证团队感到非常自豪。我们拥有极其彻底的内部测试方法,并结合了一流的第三方工具。作为其中的一部分,我们很高兴使用Siemens EDA的OneSpin技术,这是Codasip的重要合作伙伴,我们期待建立更紧密的和富有成效的合作关系。”

Codasip使用Siemens EDA(前身为Mentor Graphics)作为其主要的EDA工具流。

Codasip于5月4日在圣克拉拉举行的Siemens EDA User2User2022会议上介绍了其使用OneSpin工具的经验,并将在5月12日于慕尼黑举行的Siemens EDA User2User2022会议上再次介绍其使用经验。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分