智原发布FPGA-Go-ASIC验证平台 协助客户加速进行电路设计与系统验证

描述

ASIC设计服务暨IP研发销售厂商智原科技(Faraday Technology Corporation,TWSE:3035)今日发布FPGA-Go-ASIC验证平台。该平台包含SoCreative! SoC验证平台与附带的FPGA原型平台,协助客户加速进行电路设计与系统验证。结合智原完善的FPGA-Go-ASIC服务,客户得以更快速地开发产品并能有效地降低成本且增加芯片效能。

智原透过对于IP开发整合的专业搭配自有IP的多样性,事先整合与验证大多数SoC需要的IP到此验证平台中,使客户能够大幅减少硬件验证除错和软件开发时间。该平台采用Arm Cortex-A/M CPU、PCIe、LVDS、DDR等多种经过硅验证的高速接口IP、系统周边IP并整合操作系统软件和驱动程序在内的全方位软硬件解决方案;客户可以轻松地将自己的电路设计整合到FPGA原型平台中,并通过PCIe接口连接SoC平台进行全系统验证。

智原科技营运长林世钦表示:“智原的FPGA-Go-ASIC验证平台能够协助客户降低FPGA转换的阻碍。智原的FPGA-Go-ASIC服务已成功用于多个项目,藉由此平台,我们为FPGA-Go-ASIC客户再次提供了重要的附加价值,不局限于应用,让FPGA转换到ASIC的过程得以更快速且无缝接轨。”

关于智原科技

智原科技(Faraday Technology Corporation, TWSE: 3035)为专用集成电路(ASIC)设计服务暨知识产权(IP)研发销售领导厂商,通过ISO 9001与ISO 26262认证,总公司位于台湾新竹科学园区,并于中国大陆、美国与日本设有研发、营销据点。重要的IP产品包括:I/O、标准单元库、Memory Compiler、兼容ARM指令集CPU、LPDDR4/4X、DDR4/3、MIPI D-PHY、V-by-One、USB 3.1/2.0、10/100 Ethernet、Giga Ethernet、SATA3/2、PCIe Gen4/3、28G可编程高速SerDes,以及数百个外设数字及混合讯号IP。  

      审核编辑:彭静
打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分