由于机器学习、数据分析、物联网等技术的不断发展,以后生产的数据只会越来越多,并且越来越复杂。而半导体则是驱动这一切的引擎。为了日后能够以更快的速度、更低的功耗和更少的延迟来传输更多数据,SoC设计也必须有所改变。摩尔定律逐渐趋向极限,在更小的芯片上集成更多的晶体管几乎是不可能的,只有半导体创新才能实现各种性能的提升。 如今SoC设计比以往规模更大、更复杂,但同时也带来了固有的集成挑战:用于芯片设计非差异化方面的标准半导体IP模块不再像以前那样即插即用。如果独立的IP模块可在关键应用中提供全面的IP解决方案,从而简化从裸片到电路板以及其他方面的集成路径,情况会怎么样呢?如果半导体IP供应商能够提供更多像ASIC供应商那样提供解决方案,又会怎么样呢?
成熟产品组合:新思科技拥有丰富的高质量IP核组合。例如,HPC SoC可以使用五到六个不同的IP模块:以太网、PCIe、内存接口、Die-to-Die、安全性等。我们针对所有这些提供始终如一的用户体验,包括支持、集成、易用性等,并与代工厂建立了稳固的合作关系以运行测试芯片,并会替开发者对测试芯片进行表征并运行此芯片。
PPA&L:新思科技拥有多代架构,这些架构针对各种因应用而异的技术要求进行了优化,尤其是在功耗、性能、面积和延迟等方面。
完整解决方案:新思科技并不是单单提供PHY或控制器等IP模块,而是可以为整个子系统提供完整的预验证解决方案,使得接口IP即插即用,并针对PPA&L进行优化。
集成和支持:新思科技在构建和测试系统方面拥有丰富的经验,能够以辅助资料和支持的形式为开发者提供打造良好设计的秘诀,让集成从一开始就能顺利进行。辅助资料包括路由可行性研究、封装基板指南、信号和电源完整性模型以及串扰分析。
原文标题:从独立模块到完整解决方案,IP开启ASIC模式
文章出处:【微信公众号:新思科技】欢迎添加关注!文章转载请注明出处。
全部0条评论
快来发表一下你的评论吧 !